[发明专利]一种面向SerDes技术中基于FIFO协议的数字接口电路在审
申请号: | 201410237883.8 | 申请日: | 2014-06-02 |
公开(公告)号: | CN104022775A | 公开(公告)日: | 2014-09-03 |
发明(设计)人: | 虞志益;林杰;周炜;朱世凯;周力君;俞剑明 | 申请(专利权)人: | 复旦大学 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 陆飞;盛志范 |
地址: | 200433 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于SerDes串行通信技术领域,具体为一种面向SerDes技术中基于FIFO协议的数字接口电路。本发明由发送端数字电路和接收端数字电路两大部分组成。本发明在SerDes数模接口中引入数字系统设计中经典的同步、异步FIFO和串并、并串转换电路,将数模接口封装成简单的支持FIFO读写协议的接口,简单可行,便于调用。FIFO的巧妙使用,有效解决了芯片间跨时钟域数据传输、反馈控制信号通道传输延迟大等信号完整性问题,串并、并串转换电路则解决了总线和SerDes位宽不匹配问题,便于总线的位宽拓展,增强了电路设计方案的适应性。 | ||
搜索关键词: | 一种 面向 serdes 技术 基于 fifo 协议 数字 接口 电路 | ||
【主权项】:
一种面向SerDes技术中基于FIFO协议的数字接口电路,其特征在于由发送端数字电路和接收端数字电路两大部分组成;在发送端,数据通过FIFO协议写入一个同步的先入先出缓冲队列,后一级的并串转换电路从缓冲队列中读取总线数据并拆分成若干段串行数据送给SerDes串行器,数据经过比特串行化后通过差分传输通道送给解串器,写时钟、写使能、提前写满等低速控制信号则通过缓冲器经过传输通道;在接收端,解串器输出的数据首先写入一个异步的先入先出缓冲队列,后一级的串并转换电路读取串行数据后合并成完整的并行总线数据后最后再写入同步的先入先出缓冲队列,供接收端用户读取。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410237883.8/,转载请声明来源钻瓜专利网。