[实用新型]IPv4和IPv6双栈转换装置有效

专利信息
申请号: 201320607336.5 申请日: 2013-09-30
公开(公告)号: CN203466849U 公开(公告)日: 2014-03-05
发明(设计)人: 卞晓光;程国辉;张升伟;毕波;金元文;赵霓;李素智;林志超 申请(专利权)人: 辽宁邮电规划设计院有限公司
主分类号: H04L29/06 分类号: H04L29/06;H04L12/749
代理公司: 长春众益专利商标事务所(普通合伙) 22211 代理人: 赵正
地址: 110188 辽*** 国省代码: 辽宁;21
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种IPv4和IPv6双栈转换装置,属于电信设备制造技术领域,采用微处理器、只读存储器、读写存储器、时钟电路、以太网适配芯片、串口控制器和现场总线适配器芯片构成,微处理器与只读存储器、读写存储器、时钟电路、以太网适配芯片、串口控制器和现场总线适配器芯片分别连接。用户标识及协议栈转换脚本内容存储在只读存储器,微处理器启动后读取配置脚本及标识信息,再通过装置配置芯片的网口传递数据并对数据、协议报文进行拆包、解析,将实时交互数据通过读写存储器的地址线及数据线进行处理,以太网适配芯片及现场总线适配器芯片提供通信端口及支持CAN2.0B的网络协议,满足微处理器通信协议要求。本实用新型解决了端局网络设备不支持IPv6协议栈的问题,加载速度快。
搜索关键词: ipv4 ipv6 转换 装置
【主权项】:
一种IPv4 和IPv6双栈转换装置,其特征在于:它由采用微处理器、只读存储器、读写存储器、时钟电路、以太网适配芯片、串口控制器和现场总线适配器芯片构成,微处理器的Address和Data引脚分别连接只读存储器及读写存储器的Address和Data引脚,时钟电路连接微处理器的ELTCLK、XTAL、EXTAL和RISC引脚,以太网适配芯片连接微处理器的PA0、PA1、PD0和PD1引脚,串口控制器连接微处理器的PC0和PC1引脚,现场总线适配器芯片连接微处理器的RxD1、TxD1、RxD2和TxD2引脚。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于辽宁邮电规划设计院有限公司,未经辽宁邮电规划设计院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201320607336.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top