[发明专利]用于核心的全局低功率捕获方案无效
申请号: | 201310741793.8 | 申请日: | 2013-12-27 |
公开(公告)号: | CN103913696A | 公开(公告)日: | 2014-07-09 |
发明(设计)人: | 萨蒂亚·普瓦达;米林得·索纳瓦乐;阿米特·桑加尼;阿奴伯哈·辛哈;维沙尔·阿加瓦尔 | 申请(专利权)人: | 辉达公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 北京市磐华律师事务所 11336 | 代理人: | 董巍;谢栒 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了用于核心的全局低功率捕获方案。提供了用于测试集成电路的方法,以缓解扫描捕获模式期间的峰值功率问题。方法包括,对用于集成电路上的多个核心和高速缓存的每一个的第一时间窗的各自的持续时间进行编程。方法进一步包括对用于多个核心和高速缓存的每一个的第一时间窗期间的第一时钟信号的脉冲的数目进行计数。随后,方法包括,通过在各自的第二时间窗期间,生成用于多个核心和高速缓存的每一个的第二时钟信号的脉冲,来将捕获脉冲交错到多个核心和高速缓存,其中所生成的脉冲的数目基于为多个核心和高速缓存的每一个所计数的各自的第一时钟信号脉冲的数目。 | ||
搜索关键词: | 用于 核心 全局 功率 捕获 方案 | ||
【主权项】:
一种用于测试集成电路的方法,所述方法包括:对用于所述集成电路上的多个核心以及高速缓存中的每一个的第一时间窗的各自的持续时间进行编程;对用于所述多个核心和所述高速缓存中的每一个的所述第一时间窗期间的第一时钟信号的脉冲的数目进行计数;以及通过在各自的第二时间窗期间生成用于所述多个核心和所述高速缓存中的每一个的第二时钟信号的脉冲,将捕获脉冲交错到所述多个核心和所述高速缓存,其中所生成的脉冲的数目基于为所述多个核心和所述高速缓存中的每一个所计数的第一时钟信号脉冲的相应数目。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于辉达公司,未经辉达公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310741793.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种多工位组合工装
- 下一篇:含蚂蚁多肽、壳聚糖的蚂蚁粉的制备方法