[发明专利]单节点多CPU的加载方法、NC芯片及CPU有效
申请号: | 201310578322.X | 申请日: | 2013-11-18 |
公开(公告)号: | CN103577239B | 公开(公告)日: | 2016-12-07 |
发明(设计)人: | 宛江明;吴聿旻;黄平 | 申请(专利权)人: | 杭州华为数字技术有限公司 |
主分类号: | G06F9/445 | 分类号: | G06F9/445 |
代理公司: | 北京同立钧成知识产权代理有限公司11205 | 代理人: | 刘芳 |
地址: | 310053 浙江省杭州*** | 国省代码: | 浙江;33 |
权利要求书: | 暂无信息 | 说明书: | 暂无信息 |
摘要: | 本发明实施例提供一种单节点多CPU的加载方法、NC芯片及CPU。该方法通过NC芯片接收第一CPU发送的BIOS信息;所述BIOS信息中包含BIOS程序以及链路建立指示;所述NC芯片获取与第二CPU之间的拓扑关系,并根据所述链路建立指示和所述拓扑关系,建立所述NC芯片与所述第二CPU之间的高速互联总线链路;所述NC芯片通过所述高速互联总线链路将所述BIOS程序发送给所述第二CPU,以使所述第二CPU加载所述BIOS程序完成所述第二CPU的初始化。从而提高了单节点的启动时间。 | ||
搜索关键词: | 节点 cpu 加载 方法 nc 芯片 | ||
【主权项】:
一种单节点多中央处理器CPU的加载方法,其特征在于,包括:节点控制器NC芯片接收第一CPU发送的基本输入输出系统BIOS信息;所述BIOS信息中包含BIOS程序以及链路建立指示;所述NC芯片获取与第二CPU之间的拓扑关系,并根据所述链路建立指示和所述拓扑关系,建立所述NC芯片与所述第二CPU之间的高速互联总线链路;所述NC芯片通过所述高速互联总线链路将所述BIOS程序发送给所述第二CPU,以使所述第二CPU加载所述BIOS程序完成所述第二CPU的初始化。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州华为数字技术有限公司,未经杭州华为数字技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310578322.X/,转载请声明来源钻瓜专利网。
- 上一篇:静电潜像显影用调色剂
- 下一篇:关键词分类方法及系统