[发明专利]一种用于PCIE数据链路层高性能容错的方法有效
申请号: | 201310473374.0 | 申请日: | 2013-10-12 |
公开(公告)号: | CN103533045B | 公开(公告)日: | 2017-12-29 |
发明(设计)人: | 林谷;丁燕;李冰;丁贤根 | 申请(专利权)人: | 丁贤根 |
主分类号: | H04L29/08 | 分类号: | H04L29/08;G06F13/38;H04L12/24 |
代理公司: | 北京中济纬天专利代理有限公司11429 | 代理人: | 赵海波 |
地址: | 214400 江苏省无锡市江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种用于PCIE数据链路层高性能容错的方法,在PCIE原有的CRC检错基础上,加入错误检测和纠正(ECC,Error Checking and Correcting)码实时纠错和自修复功能,在检出错误的同时能够对其进行纠正,并且计算速度很快。本发明能够纠正的错包就不需要重发,增加链路的容错性,同时可以节省带宽和时间,提高链路传输的效率。 | ||
搜索关键词: | 一种 用于 pcie 数据链 层高 性能 容错 方法 | ||
【主权项】:
一种用于PCIE数据链路层高性能容错的方法,其特征在于:在PCIE原有的CRC检错基础上,加入ECC实时纠错和自修复功能,在检出错误的同时能够对其进行纠正,并且提高计算速度,具体步骤如下:1)在数据链路层的发送端加上ECC编码电路,ECC编码电路负责编码,生成 TLP数据包的初始ECC校验码;2)在上述数据链路层的接收端电路结构中加入ECC解码电路,ECC解码电路负责生成新的ECC校验码,并将新的ECC校验码与数据所携带的初始ECC校验码进行异或检错和纠错;3)当ECC解码电路检测到错误但是不能对其纠正时,会生成一个错误发生标识信号,以表明有不可纠正的错误产生,则根据ACK/NAK协议对不可纠正的错包进行重发;4)在数据链路层的发送端接收来自事务层的TLP数据包后,根据协议内容进行封装,在现有容错技术的基础上,由ECC编码电路生成ECC校验码,等完整的TLP接收完毕后将ECC校验码加在数据包的包尾;5)在数据链路层的接收端接收来自物理层的TLP数据包,对收到的TLP数据包进行检错,先进行CRC校验,若CRC校验无误,则说明无链路传输错误,则不需要进行ECC纠错, 若CRC校验错误,则进行ECC纠错。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于丁贤根,未经丁贤根许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310473374.0/,转载请声明来源钻瓜专利网。