[发明专利]一种移相全桥驱动信号控制电路及其控制方法有效
申请号: | 201310328833.6 | 申请日: | 2013-07-31 |
公开(公告)号: | CN103401219A | 公开(公告)日: | 2013-11-20 |
发明(设计)人: | 杜贵平;朱天生 | 申请(专利权)人: | 华南理工大学 |
主分类号: | H02H7/10 | 分类号: | H02H7/10;H02M1/08 |
代理公司: | 广州粤高专利商标代理有限公司 44102 | 代理人: | 何淑珍 |
地址: | 511458 广东省广州市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公布了一种移相全桥驱动信号控制电路及其控制方法,该电路包括:DSP处理器、51单片机、CPLD可编程逻辑器、电流采样及其比较电路、电压检测电路。本发明在一个移相全桥电路中,只需DSP处理器提供两路带有死区时间且互补的PWM信号即可,DSP处理器利用率高,并且该控制电路所产生的4路PWM信号在电路出现过流时能同时变为低电平快速关断4个IGBT。本发明的PWM驱动信号控制电路简单实用,解决了多机并联时DSP处理器的PWM端口不足问题;还解决了4路PWM仅由DSP输出时无法实现快速过流保护问题。 | ||
搜索关键词: | 一种 移相全桥 驱动 信号 控制电路 及其 控制 方法 | ||
【主权项】:
一种移相全桥驱动信号控制电路,其特征在于包括:DSP处理器、51单片机、CPLD可编程逻辑器、电流采样及其比较电路(1)、电压检测电路;所述的DSP处理器输出两路带有死区时间且互补的PWM信号:第一输入PWM信号(PWM1)、第二输入PWM信号(PWM2);所述的51单片机通过控制总线、数据总线、地址总线与CPLD可编程逻辑器的I/O口(I/O3‑5)连接;所述的CPLD可编程逻辑器的第一I/O口(I/O1)和第二I/O口(I/O2)分别与DSP处理器输出的第一输入PWM信号(PWM1)、第二输入PWM信号(PWM2)连接,同时CPLD逻辑编辑器通过4个I/O口(I/O7‑10)输出4路控制移相全桥电路的PWM信号:第一输出PWM信号(PWMA)、第二PWM输出信号(PWMB)、第三输出PWM信号(PWMC)、第四输出PWM信号(PWMD);所述的电流采样及其比较电路的输出端的输出(VI)与CPLD可编程逻辑器的第六I/O口(I/O6)连接;所述的电压检测电路输出与51单片机的1路AD转换接口连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华南理工大学,未经华南理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310328833.6/,转载请声明来源钻瓜专利网。