[发明专利]越底反控时基电路端口布置新方法无效
申请号: | 201310254199.6 | 申请日: | 2013-06-15 |
公开(公告)号: | CN103338034A | 公开(公告)日: | 2013-10-02 |
发明(设计)人: | 刘圣平 | 申请(专利权)人: | 刘圣平 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 435400 湖北省武穴*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及越底反控时基电路端口布置新方法,可以简单地解决越底反控时基电路核心模块相邻端口(引脚)发生短路而引起失控的技术问题,所采取的技术措施是对核心电路模块端口的相对位置进行科学合理地安全排列布置,本方法虽然简单,但是防止相邻端口(引脚)短路失控的效果特好,进一步完善了越底反控时基电路模块(IC)原有的防失控功能和性能。因此,本发明具有重要的实用价值。 | ||
搜索关键词: | 越底反控 时基电路 端口 布置 新方法 | ||
【主权项】:
越底反控时基电路端口布置新方法,其特征在于:根据电路模块(IC)各端口的控制功能和性能特点,对其相对位置进行以下科学合理地排列布置(安全布局),上限设置端口(VH或Vh)与电容放电端口或反相输出端口(DIS或Vfo)、还与电源正极输入端口(V+)都不能相邻排布,应隔开排布;正相输出端口(Vzo)或优先控制端口(FK)与下限设置端口(VL或Vl)、还与负极电源输入端口(V‑)都不能相邻排布,应隔开排布;电容放电端口或反相输出端口(DIS或Vfo)与信号输入端口(VI或Vi)、还与优先控制端口(FK)、还与正极电源输入端口(V+)都不能相邻排布,应隔开排布;其它端口可以相邻排布;所述的排列布置方法,适用于所有需要防止相邻端口短路失控的核心电路模块(IC),所述的核心电路模块(IC),可以是与越底反控时基电路(专利号为201020211450.2)和三限位时基电路(专利号为200810048942.1)功能等效的防失控电路,也可以是由各种通用/专用电路、或模拟和数字电路、或单片机电路构成的防失控电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于刘圣平,未经刘圣平许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310254199.6/,转载请声明来源钻瓜专利网。
- 上一篇:弹力式远红外磁疗护腰
- 下一篇:一种医用双层防粘连疝修补片