[发明专利]基于FPGA的PWM信号发生器无效
申请号: | 201310250329.9 | 申请日: | 2013-06-24 |
公开(公告)号: | CN103312300A | 公开(公告)日: | 2013-09-18 |
发明(设计)人: | 高会军;余洋;吴志兵;孙光辉;于占东;孙一勇 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | H03K3/017 | 分类号: | H03K3/017 |
代理公司: | 哈尔滨市松花江专利商标事务所 23109 | 代理人: | 杨立超 |
地址: | 150001 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 基于FPGA的PWM信号发生器,涉及一种可调信号发生器,解决Quartus2提供的常用IP核中没有PWM发生器,致使使用时需要线程编写PWM发生器造成多余人力资源浪费并且耗时容易出现错误的问题。它包括写入高电平持续时间模块、写入低电平持续时间模块和PWM生成模块;写入高电平持续时间模块,用于锁存输出PWM的高电平持续时间;写入低电平持续时间模块,用于锁存输出PWM的低电平持续时间;PWM生成模块,用于根据写入高电平持续时间模块和写入低电平持续时间模块的信息生成PWM信号。本发明可广泛应用于基于FPGA的PWM信号发生器的使用,无需再次编写。 | ||
搜索关键词: | 基于 fpga pwm 信号发生器 | ||
【主权项】:
基于FPGA的PWM信号发生器,其特征在于它包括写入高电平持续时间模块、写入低电平持续时间模块和PWM生成模块;写入高电平持续时间模块,用于锁存输出PWM的高电平持续时间;写入低电平持续时间模块,用于锁存输出PWM的低电平持续时间;PWM生成模块,用于根据写入高电平持续时间模块和写入低电平持续时间模块的信息生成PWM信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310250329.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种数据压缩的方法及装置
- 下一篇:阻抗校正装置与阻抗校正方法