[发明专利]并行锁存LED屏电路无效
申请号: | 201310212792.4 | 申请日: | 2013-06-01 |
公开(公告)号: | CN103247265A | 公开(公告)日: | 2013-08-14 |
发明(设计)人: | 刘维奇 | 申请(专利权)人: | 刘维奇 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 621000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种并行锁存LED屏电路,由译码器(1)、LED驱动三极管阵列、LED阵列(2)、并行锁存驱动器(3),数据总线(4)译码器(5)等构成,LED驱动三极管阵列通过译码器(1)经过四根地址总线连接到单片机上驱动LED阵列的横排阵列,LED阵列的纵排阵列与并行锁存驱动器(3)连接,并行锁存驱动器(3)通过译码器(5)、数据总线(4)连接到单片机上。特点是使用了并行数据传输,一次性锁存的并行锁存驱动器(3),单片机仅需1次送数操作就能完成多位LED阵列的锁存,使一个16位单片机控制LED的面积数十倍增长,显示汉字的数目从25个增加到400个左右。 | ||
搜索关键词: | 并行 led 电路 | ||
【主权项】:
一种并行锁存LED屏电路,由译码器(1)、LED驱动三极管阵列、LED阵列(2)、并行锁存驱动器(3),数据总线(4)译码器(5)等构成,LED驱动三极管阵列通过译码器(1)经过四根地址总线连接到单片机上驱动LED阵列的横排阵列,LED阵列的纵排阵列与并行锁存驱动器(3)连接,并行锁存驱动器(3)通过译码器(5)、数据总线(4)连接到单片机上,其特征是所述并行锁存驱动器(3)是一个并行数据传输,一次性锁存的外设,它的通道数≥8位,通道驱动电流>10mA。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于刘维奇,未经刘维奇许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310212792.4/,转载请声明来源钻瓜专利网。