[发明专利]用于串行通信设备的时钟有效
申请号: | 201280073567.0 | 申请日: | 2012-05-29 |
公开(公告)号: | CN104350700B | 公开(公告)日: | 2017-05-31 |
发明(设计)人: | 奥利维尔·多阿雷;克里斯托夫·朗代 | 申请(专利权)人: | 飞思卡尔半导体公司 |
主分类号: | H04L7/04 | 分类号: | H04L7/04;H04L29/06 |
代理公司: | 中原信达知识产权代理有限责任公司11219 | 代理人: | 李佳,穆德骏 |
地址: | 美国得*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 集成电路的多样性和灵活性可以经由串行接口(102、122),例如SPI,由远程控制来实现。对所述SPI从属(120)节点的读/写访问可以由所述主节点(100)根据SPI协议来实现。此外,关联于所述从属节点SPI的状态机需要本地时钟以在写访问之后执行控制模拟功能。串行协议定义了串行数据字传输,以包括多个没有被分配为用于传送数据字的数据比特值的保留时钟周期。所述从属设备包括耦合于所述串行时钟线的时钟单元(124),用于基于所述保留时钟周期提供衍生时钟(125)。所述衍生时钟被内部用于所述从属设备中以执行内部同步操作。 | ||
搜索关键词: | 用于 串行 通信 设备 时钟 | ||
【主权项】:
一种电子设备,所述设备(120)包括串行接口单元(122),所述串行接口单元(122)用于经由串行数据线和串行时钟线,根据串行协议与主设备(100)进行通信,所述串行协议定义了:‑时钟周期,所述时钟周期包括所述串行时钟线上的时钟脉冲和所述串行数据线上的要被同步传送到所述时钟脉冲的串行数据比特值,以及‑串行数据字传输,所述串行数据字传输包括用于传送具有数据比特值的数据字的预定数目时钟周期,所述串行协议进一步定义了所述串行数据字传输,以包括另外的预定数目的保留时钟周期,所述另外的预定数目的保留时钟周期没有被分配用于传送所述数据字的数据比特值,以及所述设备还包括:时钟单元(124),所述时钟单元(124)被布置成耦合于所述串行时钟线,用于基于所述串行数据字的所述保留时钟周期的所述时钟脉冲来提供衍生时钟(125),以及控制单元(121),所述控制单元(121)用于基于所述衍生时钟来执行逻辑操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201280073567.0/,转载请声明来源钻瓜专利网。
- 上一篇:无线通信系统、无线站以及基站
- 下一篇:用于增强的多发送天线探测的布置