[实用新型]一种MPFSK、2CPFSK、GMSK波形信号发生器的数字逻辑电路有效
申请号: | 201220662616.1 | 申请日: | 2012-12-05 |
公开(公告)号: | CN202978883U | 公开(公告)日: | 2013-06-05 |
发明(设计)人: | 李柬;马彪;张鹏泉;曹晓冬;褚孝鹏;李羚梅;范玉进;赵维兵;张波 | 申请(专利权)人: | 天津光电通信技术有限公司 |
主分类号: | H03K19/00 | 分类号: | H03K19/00;H03K3/02;H03K7/00 |
代理公司: | 天津中环专利商标代理有限公司 12105 | 代理人: | 莫琪 |
地址: | 300211*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种MPFSK、2CPFSK、GMSK波形信号发生器的数字逻辑电路,基于FPGA形成,数字逻辑电路由四个ROM,一个累加器及若干逻辑单元组成,其中与相位累加器相连的两个ROM分别存储正余弦波形,用于GMSK基带信号的产生,另外两个与乘法器相连的ROM同样存储正余弦波形,用于中频载波的调制,通过模式切换开关选择利用FPGA片内资源产生调制波形;优点是:结构简单、占用的逻辑资源少、保证波形的相位连续,复用性好,波形频率可控,可以通过配置端口信号实现多种信号波形的产生,使用灵活特点。 | ||
搜索关键词: | 一种 mpfsk cpfsk gmsk 波形 信号发生器 数字 逻辑电路 | ||
【主权项】:
一种MPFSK、2CPFSK、GMSK波形信号发生器的数字逻辑电路,基于FPGA形成,其特征在于:数字逻辑电路由四个ROM,一个累加器及若干逻辑单元组成,选通模块1连接选通模块2,选通模块2连接相位累加器,相位累加器通过含cosw ROM表连接数模转换器,高斯滤波器通过相位累加器连接含cos ROM、sin ROM,然后通过sinw ROM表连接数模转换器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津光电通信技术有限公司,未经天津光电通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201220662616.1/,转载请声明来源钻瓜专利网。