[发明专利]基于FPGA平台的原始图像数据降噪系统及降噪方法有效
申请号: | 201210526985.2 | 申请日: | 2012-12-10 |
公开(公告)号: | CN103051829A | 公开(公告)日: | 2013-04-17 |
发明(设计)人: | 戴林;唐波 | 申请(专利权)人: | 天津天地伟业数码科技有限公司 |
主分类号: | H04N5/21 | 分类号: | H04N5/21 |
代理公司: | 天津市宗欣专利商标代理有限公司 12103 | 代理人: | 王山 |
地址: | 300384 天津市西青区华*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于FPGA平台的原始图像数据降噪系统及降噪方法,包括:模板生成模块、均值滤波模块、数据分析选择模块和数据输出模块,上述各模块顺序相连接;模板生成模块中设置5个FIFO存储器;均值滤波模块对原始图像数据、噪声方差进行均值滤波处理;数据分析选择模块根据图像数据和对应噪声在不同步长下的值计算出每个步长下图像信号的范围,依据该范围来选择选择最优的步长。本发明采用采用均值滤波器来滤除噪声,计算不同步长下的均值,通过分析噪声信息,自适应选择最优步长的均值滤波结果。本发明应用于实时视频原始数据的降噪,具有实现复杂度低、降噪性能好的特点。 | ||
搜索关键词: | 基于 fpga 平台 原始 图像 数据 系统 方法 | ||
【主权项】:
一种基于FPGA平台的原始图像数据降噪系统,其特征在于,包括:模板生成模块、均值滤波模块、数据分析选择模块和数据输出模块,上述各模块顺序相连接;模板生成模块中设置5个FIFO存储器,分别为FIFO1、FIFO2、FIFO3、FIFO4和FIFO5;均值滤波模块对原始图像数据、噪声方差进行均值滤波处理,其输出结果作为数据分析选择模块的输入;数据分析选择模块连接在均值滤波模块和数据输出模块之间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津天地伟业数码科技有限公司,未经天津天地伟业数码科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210526985.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种动态调节进料和破碎速度的铅酸电池破碎机
- 下一篇:一种锤式破碎机