[发明专利]通用异步FIFO模块存储方法无效
申请号: | 201210312561.6 | 申请日: | 2012-08-29 |
公开(公告)号: | CN102866874A | 公开(公告)日: | 2013-01-09 |
发明(设计)人: | 吴志兵;孙光辉;于金泳;孙义勇;任雨;周世亮;卢秋刚 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | G06F5/06 | 分类号: | G06F5/06 |
代理公司: | 哈尔滨市松花江专利商标事务所 23109 | 代理人: | 牟永林 |
地址: | 150001 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 通用异步FIFO模块存储方法,涉及通用异步FIFO模块存储方法。它为了解决解决现有异步FIFO模块存在对于D锁存器存储结构FIFO的IP核不能够使用问题。本发明通过输入信号给FIFO模块实现复位,当清零信号为高,在任意写信号或读信号上升沿到来时,根据写地址和读地址的关系判断双口RAM是否将要写满或读空,并据此置位标志位flag,当清零信号为高时判断FIFO模块的写使能位是否为高,若是则返回程序顶部,若否则向RAM写入当前数据返回程序顶部;当清零信号为高时判断FIFO模块的读使能位是否为高,若是则返回程序顶部;若否则从RAM向外读当前数据返回程序顶部。本发明适用于电子领域。 | ||
搜索关键词: | 通用 异步 fifo 模块 存储 方法 | ||
【主权项】:
通用异步FIFO模块存储方法,其特征在于:它包括下述步骤:步骤一、通过输入信号给FIFO模块实现复位,用于将FIFO模块的地址位和状态位初始化,执行步骤二;步骤二、判断FIFO模块的清零信号是否为低,判断为是,执行步骤一;判断为否,执行步骤三;步骤三、判断FIFO模块的输入信号是否为读信号,判断为是,执行步骤四;判断为否,执行步骤五;步骤四、判断所述读信号上升沿是否到来,判断为是,执行步骤十二和步骤六;判断为否,执行步骤二;步骤五、判断FIFO模块的写信号上升沿是否到来,判断为是,同时执行步骤十和步骤六;判断为否,执行步骤二;步骤六、判断读地址是否等于写地址加1,判断为是,执行步骤七;判断为否,执行步骤八;步骤七、将RAM状态辅助标志位flag置1,执行步骤二;步骤八、判断写地址是否等于读地址加1,判断为是,执行步骤九;判断为否,执行步骤二;步骤九、将RAM状态辅助标志位flag置0,执行步骤二;步骤十、判断FIFO模块的写使能位是否为高,判断为是,执行步骤二;判断为否,执行步骤十一;步骤十一、向RAM写入当前数据,返回执行步骤二;步骤十二、判断FIFO模块的读使能位是否为高,判断为是,执行步骤二;判断为否,执行步骤十三;步骤十三、从RAM向外读当前数据,返回执行步骤二。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210312561.6/,转载请声明来源钻瓜专利网。