[发明专利]一种多值多端口寄存器堆电路无效

专利信息
申请号: 201210197423.8 申请日: 2012-06-15
公开(公告)号: CN102693748A 公开(公告)日: 2012-09-26
发明(设计)人: 汪鹏君;张跃军;张学龙 申请(专利权)人: 宁波大学
主分类号: G11C7/10 分类号: G11C7/10
代理公司: 宁波奥圣专利代理事务所(普通合伙) 33226 代理人: 程晓明
地址: 315211 浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种多值多端口寄存器堆电路,包括输入模块、译码模块、控制电路模块、存储阵列和输出模块,输入模块分别与译码模块和控制电路模块连接,控制电路模块分别与译码模块和输出模块连接,存储阵列由多个多值多端口寄存器堆单元组成且多个多值多端口寄存器堆单元排列成m行×n列的矩阵,多值多端口寄存器堆单元包括文字电路、第一逻辑电路、第二逻辑电路、第三逻辑电路、写电路和读电路,其中m≥2,n≥2;优点是通过文字电路和多个逻辑电路的结合来实现多值多端口的存储功能,提高了电路的信息密度,减少电路面积和互连电线的数量,降低了其功耗。
搜索关键词: 一种 多端 寄存器 电路
【主权项】:
一种多值多端口寄存器堆电路,包括输入模块、译码模块、控制电路模块、存储阵列和输出模块,所述的输入模块分别与所述的译码模块和所述的控制电路模块连接,所述的控制电路模块分别与所述的译码模块和所述的输出模块连接,其特征在于所述的存储阵列由多个多值多端口寄存器堆单元组成且多个所述的多值多端口寄存器堆单元排列成m行×n列的矩阵,所述的多值多端口寄存器堆单元包括文字电路、第一逻辑电路、第二逻辑电路、第三逻辑电路、写电路和读电路,所述的文字电路的输出端分别与所述的第一逻辑电路、所述的第二逻辑电路和所述的第三逻辑电路连接,所述的第一逻辑电路的输出端、所述的第二逻辑电路的输出端、所述的第三逻辑电路的输出端并接且其公共连接端分别与所述的文字电路的输入端、所述的写电路和所述的读电路连接,所述的写电路包括至少一个写电路单元,所述的读电路包括至少一个读电路单元,同一行的m个多值多端口寄存器堆单元的读控制信号输入端依次连接后与所述的译码模块的读字线连接,同一行的m个多值多端口寄存器堆单元的写控制信号输入端依次连接后与所述的译码模块的写字线连接,同一列的n个多值多端口寄存器堆单元的写端口依次连接后与所述的控制电路模块连接,同一列的n个多值多端口寄存器堆单元的读端口依次连接后与所述的输出电路连接,其中m≥2,n≥2。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宁波大学,未经宁波大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210197423.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top