[发明专利]一种基于FPGA的LM算法实现方法有效

专利信息
申请号: 201210085501.5 申请日: 2012-03-28
公开(公告)号: CN102650982A 公开(公告)日: 2012-08-29
发明(设计)人: 胡春艳;申雅峰;何彦璋 申请(专利权)人: 中国航空工业集团公司北京长城计量测试技术研究所
主分类号: G06F17/10 分类号: G06F17/10
代理公司: 暂无信息 代理人: 暂无信息
地址: 100095*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种基于FPGA的LM算法实现方法,特别涉及一种用于高斯曲线拟合的LM算法的FPGA实现技术,属于数据处理技术领域。首先对输入的串行数据流进行串并转换并进行归一化处理,之后进行LM算法迭代循环,循环中首先计算拟合变量,然后进行指数查找,进而计算迭代系数,迭代系数计算后利用延时子模块实现同步各个参数到达功能模块的时间,通过并行判断子模块对迭代系数进行修正,进而修正拟合变量。本发明提高了LM算法的处理速度,在满足高精度测量的同时,还能达到高速实时的需求,该算法模块既能计算线性模型参数,又能计算非线性模型参数,同时具有低功耗、小型化、高速等特点,可应用于实时高精度的信号处理领域。
搜索关键词: 一种 基于 fpga lm 算法 实现 方法
【主权项】:
一种基于FPGA的LM算法实现方法,其实现平台为FPGA,采用硬件描述语言实现,模块输入为采用串行数据流方式的外部测量数据,其特征在于,LM算法模块包括以下子模块:串并转换子模块、归一化处理子模块、拟合变量计算子模块、指数计算子模块、迭代系数计算A子模块、延时A子模块、迭代系数计算B子模块、延时B子模块和并行判断子模块;所述一种基于FPGA的LM算法实现方法,其步骤如下:1)通过串并转换子模块将本算法模块外部输入串行数据流转换为并行数据流送入归一化子模块;2)归一化模块对步骤1)生成的并行数据进行归一化处理后送入拟合变量计算子模块;3)拟合变量计算子模块根据步骤2)归一化处理后的数据计算拟合变量及拟合变量的初值,并将该拟合变量及拟合变量初值送入指数计算子模块;4)指数计算子模块对步骤3)的拟合变量进行指数查找,并将指数计算值送入迭代系数计算子模块;5)迭代系数计算A子模块对步骤4)产生的指数计算值进行计算,计算得到迭代过程中所需要修正的迭代参数,并将各迭代参数送入延时子模块;6)利用延时A子模块同步步骤5)产生的各个迭代参数到达并行判断子模块的时间,并将处理结果送入并行判断子模块;7)通过并行判断子模块对经步骤6)处理的各迭代参数进行修正,得出当前情况下的拟合变量值Xi;8)对拟合变量值Xi再通过迭代系数计算B子模块和延时B子模块进一步对拟合变量进行处理;9)将经过步骤8)处理后的拟合变量送入步骤3),计算拟合变量初值,并将当前拟合变量及拟合变量初值送入步骤4),重复步骤4)~步骤9)进行LM算法迭代直到达到预先设定的迭代次数或者算法收敛。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司北京长城计量测试技术研究所,未经中国航空工业集团公司北京长城计量测试技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210085501.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top