[发明专利]一种提高实时视频采集EMIF接口速度的方法无效

专利信息
申请号: 201110233873.3 申请日: 2011-08-16
公开(公告)号: CN102938830A 公开(公告)日: 2013-02-20
发明(设计)人: 邓松峰;徐起;袁承宗 申请(专利权)人: 上海航天测控通信研究所
主分类号: H04N5/765 分类号: H04N5/765
代理公司: 上海航天局专利中心 31107 代理人: 金家山
地址: 200086 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提出一种提高实时视频采集EMIF接口速度的方法,本方法由核心处理器DM642、FPGA、CCD采集模块和三个SDRAM存储器件SDRAM1组成,外部存储器接口的信号引脚分别连接SDRAM1的引脚,CE0引脚连接SDRAM1的/CS引脚,FPGA输控制存储器信号引脚分别连接SDRAM2的输出中断信号引脚,CCD采集模块的行、场、点同步信号H、V、P及CCD数据引脚连接到FPGA。采用本发明通过FPGA交替选通DSP与两块SDRAM之间的数据总线实现图像数据的双缓存乒乓操作,并通过FPGA产生写控制信号将CCD数据直接写入两块SDRAM。完成了高清晰图像的实时采集任务,有效提高了EMIF总线数据交换速度。
搜索关键词: 一种 提高 实时 视频 采集 emif 接口 速度 方法
【主权项】:
一种提高实时视频采集EMIF接口速度的方法,该方法利用两块SDRAM进行乒乓操作作为图像数据缓冲来提高DSP的EMIF接口数据采集速度,以满足视频实时采集要求,其特征在于:由一个系统核心处理器DM642(1)、一个FPGA(2)、一个CCD采集模块(4)和三个SDRAM——一个主存储器件SDRAM1(3)、和两个辅助存储器件SDRAM2(5)、SDRAM3(6),所述DM642(1)外部存储器接口的SDWE、Eclkout2、SDCAS、SDRAS、EA[17:3]、ED[31:0]和BE[3:0]信号引脚分别连接SDRAM1(3)的WE、CKE、CAS、RAS、A、D和DQM引脚,CE0引脚连接SDRAM1(3)的/CS引脚,同时SDWE、Eclkout2、SDCAS、SDRAS、EA[17:3]、ED[31:0]、BE[3:0]及CE2信号输入FPGA(2);并将FPGA(2)输出控制存储器信号引脚分别连接SDRAM2(5)的A、DQM、D、WE、CKE、CAS、RAS、和/CS以及SDRAM3(6)的A、DQM、D、WE、CKE、CAS、RAS、和/CS;FPGA(2)输出中断信号引脚连接DM642(1)的外部中断信号引脚INT4;CCD采集模块(4)的行、场、点同步信号H、V、P及CCD数据引脚CCD_Data[7:0]连接到FPGA(2)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海航天测控通信研究所,未经上海航天测控通信研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110233873.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top