[发明专利]无需使用奇偶校验建立优于6级RAID的冗余和容错性的方法无效
申请号: | 201110076038.3 | 申请日: | 2011-03-28 |
公开(公告)号: | CN102200938A | 公开(公告)日: | 2011-09-28 |
发明(设计)人: | 帕瓦恩·P·S;维韦克·普拉卡什;马哈茂德·K·杰贝 | 申请(专利权)人: | LSI公司 |
主分类号: | G06F11/16 | 分类号: | G06F11/16 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 余刚;吴孟秋 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种建立优于6级RAID的冗余和容错性而无需使用奇偶校验的方法。一种设备,包括至少三个驱动器的逻辑相连组、第一环、第二环、压缩/解压电路。每个驱动器包括(i)被配置为存储前一驱动器的压缩数据的第一区域,(ii)被配置为存储该驱动器的未压缩数据的第二区域,(iii)被配置为存储下一驱动器的压缩数据的第三区域。第一环可连接至逻辑相连组中的下一驱动器。第二环可连接至逻辑相连组的前一驱动器。压缩/解压电路可被配置为对存储在每个驱动器上的数据进行压缩和解压。 | ||
搜索关键词: | 无需 使用 奇偶校验 建立 优于 raid 冗余 容错 方法 | ||
【主权项】:
一种设备,包括:至少三个驱动器的逻辑相连组,其中,每个所述驱动器包括:(i)被配置为存储前一驱动器的压缩数据的第一区域,(ii)被配置为存储所述驱动器的未压缩数据的第二区域,(iii)被配置为存储下一驱动器的压缩数据的第三区域;第一环,连接至所述逻辑相连组的所述下一驱动器;第二环,连接至所述逻辑相连组的所述前一驱动器;以及压缩/解压电路,被配置为对存储在每个所述驱动器上的数据进行压缩和解压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于LSI公司,未经LSI公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110076038.3/,转载请声明来源钻瓜专利网。
- 上一篇:具有被针护罩激活的保持机构的注射装置
- 下一篇:一种硅基复合衬底及其制造方法