[发明专利]BIOS调试器及调试方法无效

专利信息
申请号: 201010266815.6 申请日: 2010-08-30
公开(公告)号: CN102385545A 公开(公告)日: 2012-03-21
发明(设计)人: 丛卫东 申请(专利权)人: 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司
主分类号: G06F11/22 分类号: G06F11/22
代理公司: 暂无信息 代理人: 暂无信息
地址: 518109 广东省深圳市*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种BIOS调试器及BIOS调试方法。该BIOS调试器包括单片机、FPGA芯片、RAM及两个七段数码管。所述FPGA芯片与单片机、RAM及两个七段数码管相连接。单片机将控制计算机输出的串行传输格式的BIOS烧录数据信号转换成并行传输格式的BIOS烧录数据信号输出至FPGA芯片。FPGA芯片将并行传输格式的BIOS烧录数据信号存储至RAM,并将从RAM??30中读取的BIOS烧录数据信号转换成SPI通信协议格式的数据信号后输出至待测计算机,以对待测计算机进行POST。FPGA芯片还将待测计算机输出的POST数据信号转换成一个两位数的十六进制数据输出至两个七段数码管显示。
搜索关键词: bios 调试 方法
【主权项】:
一种BIOS调试器,其特征在于,该BIOS调试器包括单片机、现场可编程门阵列FPGA芯片、随机存取存储器RAM及两个七段数码管,所述FPGA芯片与单片机、RAM及两个七段数码管相连接,其中:所述单片机,通过通用串行总线USB接口连接控制计算机,通过USB接口接收控制计算机输出的串行传输格式的BIOS烧录数据信号,将串行传输格式的BIOS烧录数据信号转换成并行传输格式的BIOS烧录数据信号后输出至所述FPGA芯片;所述FPGA芯片,通过串行外围接口SPI及低脚位数接口LPC与待测计算机相连接,将并行传输格式的BIOS烧录数据信号存储至随机存取存储器RAM,将从RAM中读取的并行传输格式的BIOS烧录数据信号转换成SPI通信协议格式的数据信号后,通过SPI接口输出至待测计算机,以对待测计算机进行开机自检POST,并通过LPC接口接收待测计算机输出的POST数据信号,将该POST数据信号转换成一个两位数的十六进制数据后,输出至所述两个七段数码管;及所述两个七段数码管,显示所述两位数的十六进制数据,以供设计人员从POST代码表中查找该两位数的十六进制数据的含义,从而定位待测计算机的POST阶段或POST过程中出现的故障。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010266815.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top