[发明专利]图像传感器数据传输方法无效
申请号: | 201010178167.9 | 申请日: | 2010-05-17 |
公开(公告)号: | CN101841624A | 公开(公告)日: | 2010-09-22 |
发明(设计)人: | 程杰;唐冕;刘志碧 | 申请(专利权)人: | 北京思比科微电子技术股份有限公司 |
主分类号: | H04N1/00 | 分类号: | H04N1/00;H04N1/21 |
代理公司: | 北京凯特来知识产权代理有限公司 11260 | 代理人: | 郑立明;赵镇勇 |
地址: | 100085 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种图像传感器数据传输方法,图像传感模块通过并行总线接口与上位机芯片连接,并行总线接口包括缓存控制模块、缓存和中断信号生成模块;图像传感模块的图像数据存到并行总线接口的缓存中,直到缓存中保存的数据达到与上位机主控芯片预先约定的数据存储上限,中断信号生成模块产生中断信号并发送给上位机主控芯片,上位机主控芯片在收到中断信号后,在能够接收图像数据时,向并行总线接口的缓存控制模块发送控制信号,并行总线接口向上位机主控芯片传送数据。使图像传感器具备被动输出图像数据的能力,能够直接通过并行输出总线接口将来自图像传感器的图像数据送入上位机主控芯片,不需要为图像传感器另设接口,节省成本。 | ||
搜索关键词: | 图像传感器 数据传输 方法 | ||
【主权项】:
一种图像传感器数据传输方法,包括用于对光进行光电转换的图像传感模块,其特征在于,所述图像传感模块通过并行总线接口与上位机芯片连接,所述并行总线接口包括缓存控制模块、缓存和中断信号生成模块;所述图像传感模块与上位机芯片之间通过以下步骤进行图像传感器数据传输:A、图像传感模块通过光电感应捕获图像数据,并传送到并行总线接口;B、来自图像传感模块的图像数据被存入并行总线接口的缓存中,直到缓存中保存的数据达到与上位机主控芯片预先约定的数据存储上限;C、并行总线接口中的缓存控制模块在缓存中的数据存储量达到与上位机主控芯片预先约定的数据存储上限后,发送控制信号至并行总线接口中的中断信号生成模块,控制该模块生成中断信号;D、中断信号生成模块将产生的中断信号发送给上位机主控芯片,通知上位机主控芯片缓存中保存的数据达到预先约定的数据存储上限,能够进行传输;E、上位机主控芯片在收到中断信号后,在能够接收图像数据时,向并行总线接口的缓存控制模块发送控制信号,通知图像传感器现在能够传输数据,并行总线接口在收到控制信号后,并行总线接口向上位机主控芯片传送数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京思比科微电子技术股份有限公司,未经北京思比科微电子技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010178167.9/,转载请声明来源钻瓜专利网。