[发明专利]基于Avalon总线JPEG2000的EBCOT编码器无效

专利信息
申请号: 201010110731.3 申请日: 2010-02-21
公开(公告)号: CN101848311A 公开(公告)日: 2010-09-29
发明(设计)人: 任广辉;胡小开;王刚毅 申请(专利权)人: 哈尔滨工业大学
主分类号: H04N1/41 分类号: H04N1/41;H04N7/26
代理公司: 哈尔滨市松花江专利商标事务所 23109 代理人: 张宏威
地址: 150001 黑龙*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要: 基于Avalon总线JPEG2000的EBCOT编码器,涉及一种JPEG2000的EBCOT编码器,解决了现有技术的JPEG2000的EBCOT编码器存在速度慢、灵活性差、过程复杂的问题。它包括Avalon总线接口和EBCOTTier-1编码器,所述Avalon总线接口的时钟信号、复位信号、开始信号、编码完成信号、编码块写信号、编码块数据信号、编码块地址信号、输出字节存储器地址信号和输出字节存储器数据信号输入端与编码控制模块相连,编码控制模块与msb个位平面编码器相连,位平面编码器与算术编码器相连,算术编码器与输出字节存储器RAM相连,msb为最高位平面检测模块检测编码控制模块的最高位平面的数值。本发明的编码器可以更好的应用于整个JPEG2000编码器中。
搜索关键词: 基于 avalon 总线 jpeg2000 ebcot 编码器
【主权项】:
基于Avalon总线JPEG2000的EBCOT编码器,其特征在于它包括NIOSII CPU处理器(0)、Avalon总线接口(1)和EBCOT Tier-1编码器(2),所述EBCOT Tier-1编码器(2)内部固化有最高位平面检测模块(40)、编码控制模块(3)、多个位平面编码器(4)、多个算术编码器(5)、多个输出字节存储器RAM(6),所述NIOSII CPU处理器(0)通过Avalon总线接口(1)与EBCOT Tier-1编码器(2)连接,NIOSII CPU处理器(0)通过Avalon总线接口(1)发送开始信号start至编码控制模块(3),编码控制模块(3)接收开始信号start后开始编码,NIOSII CPU处理器(0)通过编码块写信号blkram_wr、编码块数据信号blkram_data和编码块地址信号blkram_address向EBCOT Tier-1编码器(2)中写系数数据,最高位平面检测模块(40)检测编码控制模块(3)的最高位平面,所述最高平面以下有msb个平面,编码控制模块(3)调用msb个位平面编码器(4)进行并行编码,每一个编码控制模块(3)将其图像信息经小波变换和量化后的数据发送至一个位平面编码器(4),所述位平面编码器(4)根据所述编码信息生成编码信息的上下文矢量CX和判决信息D,并将编码信息的上下文矢量CX和判决信息D发送至一个算术编码器(5),所述算术编码器(5)对上下文矢量CX和判决信息D进行编码,并将经过编码的字节数据存储在一个输出字节存储器RAM(6)中,NIOSII CPU处理器(0)通过Avalon总线接口(1)从msb个输出字节存储器RAM(6)中读取地址信号Bram_address和数据信号Bram_data,编码控制模块(3)通过Avalon总线接口(1)将编码完成信号ebcot_done发送中NIOSII CPU处理器(0)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010110731.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top