[实用新型]嵌入式智能时钟模块有效
申请号: | 200920235205.2 | 申请日: | 2009-10-20 |
公开(公告)号: | CN201540462U | 公开(公告)日: | 2010-08-04 |
发明(设计)人: | 付国新;侍昌江 | 申请(专利权)人: | 国电南京自动化股份有限公司 |
主分类号: | G04G3/00 | 分类号: | G04G3/00 |
代理公司: | 南京纵横知识产权代理有限公司 32224 | 代理人: | 董建林;许婉静 |
地址: | 210003 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种嵌入式智能时钟模块,包括16位单片机,其特征在于:还包括与16位单片机相连的高守时精度时钟芯片,所述16位单片机包括以下接口:1)与外部GPS装置的接口;2)SPI接口,通过SPI总线与主CPU相连,用于向主CPU提供高分辨率时钟信息;3)I2C接口,与主CPU相连,用于主CPU修改本时钟模块上的时钟芯片。本实用新型解决了高分辨率时钟需要主CPU较大开销难于实现的难题,大大降低了电力系统录波装置或其他需要高分辨率高精度时标的嵌入式装置的主CPU系统设计的复杂度和硬件成本,且可提供给多CPU使用,支持了双CPU系统需要重复实现GPS对时的问题。 | ||
搜索关键词: | 嵌入式 智能 时钟 模块 | ||
【主权项】:
一种嵌入式智能时钟模块,包括16位单片机,其特征在于:还包括与16位单片机相连的高守时精度时钟芯片,所述16位单片机包括以下接口:1)与外部GPS装置的接口;2)SPI接口,通过SPI总线与主CPU相连,用于向主CPU提供高分辨率时钟信息;3)I2C接口,与主CPU相连,用于主CPU修改本时钟模块上的时钟芯片。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国电南京自动化股份有限公司,未经国电南京自动化股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200920235205.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种水波帘制造装置
- 下一篇:巨型垂直轴风力发电机组