[发明专利]基于FPGA的SDI数值误码检测和校正算法有效

专利信息
申请号: 200910188002.7 申请日: 2009-10-20
公开(公告)号: CN101695135A 公开(公告)日: 2010-04-14
发明(设计)人: 程鹏;张伟亭 申请(专利权)人: 大连捷成实业发展有限公司
主分类号: H04N7/64 分类号: H04N7/64
代理公司: 大连东方专利代理有限责任公司 21212 代理人: 李猛
地址: 116023 辽宁*** 国省代码: 辽宁;21
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于FPGA的SDI数值误码检测和校正算法。对输入的SDI数字信号的有效视频区内的数据进行检测,当亮度、色差数据溢出时进行校正。当检测到625行系统的第7\320行或525行系统的第11\274行有辅助数据包时,先解嵌再加嵌,进行辅助数据的调整。对消隐期内的辅助数据进行校验和的检测,当发现错误时进行校正。对消隐期内的非辅助数据进行整理,填入相当于黑电平的Cb、Y、Cr、Y信号0x200、0x040、0x200、0x040序列。EDH的插入,根据SMPTE RP 165规定,用于串行数字信号中的错误识别,以方便传输过程中的检查。本发明对前级输入信号进行误码的检测和校正,便于后级对信号的处理,且开发周期短,使用方便。
搜索关键词: 基于 fpga sdi 数值 检测 校正 算法
【主权项】:
一种基于FPGA的SDI数值误码检测和校正算法,其特征在于:它是通过以下步骤实现的:首先对输入的SDI信号进行解串得到时间基准信号SAV和EAV及相应的色度信号Cb、Cr和亮度信号Y的位置;在SAV后面的有效视频区内,判断Y是否超出0x040~0x3AC的范围,有则校正将其限制在规定范围以内,然后判断Cb、Cr是否超出0x040~0x3C0的范围,有则校正将其限制在规定范围以内;在EAV后面的消隐区内首先判断切换点之后的那一行是否有辅助数据包,有则解嵌再加嵌进行调整,无则不调整;对消隐区内的辅助数据校验和进行校验,当发现错误时进行校正;对消隐区内的非辅助数据判断其处在Cb、Y、Cr、Y的位置,将其校正成黑电平的数值0x200、0x040、0x200、0x040;对校正完成后的SDI加EDH校验。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大连捷成实业发展有限公司,未经大连捷成实业发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910188002.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top