[发明专利]基于DSP和FPGA的雷达图像采集卡无效
申请号: | 200910072803.7 | 申请日: | 2009-09-07 |
公开(公告)号: | CN101651828A | 公开(公告)日: | 2010-02-17 |
发明(设计)人: | 李玉深;魏宇;郑志 | 申请(专利权)人: | 哈尔滨工程大学科技园发展有限公司 |
主分类号: | H04N7/26 | 分类号: | H04N7/26;G01S7/02 |
代理公司: | 哈尔滨市松花江专利商标事务所 | 代理人: | 张果瑞 |
地址: | 150001黑龙江省哈尔滨*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 基于DSP和FPGA的雷达图像采集卡,属于雷达领域,本发明是为了解决现有的雷达采集卡将未经压缩的大量的图像直接传送给PC机,没有实现在板卡上的压缩,导致对传输总线实时传输性能的要求过高的问题。本发明的AD采样电路采集雷达VGA模拟信号,并转换成RGB三路数字信号,FPGA内部构建有RGB三路FIFO数据缓存器和控制器,所述RGB三路数字信号经对应的FIFO数据缓存器后,存入与之对应的从DSP挂接的外部存储器中,接到命令后,存于外部存储器中的RGB三路数字信号通过FPGA中的控制器依次传到主DSP的外部存储器中,并在主DSP中完成对雷达图像的压缩,再通过网络传送给上位机。 | ||
搜索关键词: | 基于 dsp fpga 雷达 图像 采集 | ||
【主权项】:
1、基于DSP和FPGA的雷达图像采集卡,其特征在于,它包括AD采样电路(1)、FPGA(2)、主DSP(3)、R路从DSP(4)、G路从DSP(5)、B路从DSP(6)、主外部存储器(31)、R路外部存储器(41)、G路外部存储器(51)和B路外部存储器(61),FPGA(2)内部构建有R路FIFO数据缓存器(2-1)、G路FIFO数据缓存器(2-2)、B路FIFO数据缓存器(2-3)和控制器(2-4),AD采样电路(1)将采集的VGA模拟信号转换成三路数字信号输出,AD采样电路(1)的R路数字信号输出端与R路FIFO数据缓存器(2-1)的输入端相连,R路FIFO数据缓存器(2-1)的输出端与R路从DSP(4)的输入端相连,R路从DSP(4)的数据输入输出端与R路外部存储器(41)的数据输入输出端相连,AD采样电路(1)的G路数字信号输出端与G路FIFO数据缓存器(2-2)的输入端相连,G路FIFO数据缓存器(2-2)的输出端与G路从DSP(5)的输入端相连,G路从DSP(5)的数据输入输出端与G路外部存储器(51)的数据输入输出端相连,AD采样电路(1)的B路数字信号输出端与B路FIFO数据缓存器(2-3)的输入端相连,B路FIFO数据缓存器(2-3)的输出端与B路从DSP(6)的输入端相连,B路从DSP(6)的数据输入输出端与B路外部存储器(61)的数据输入输出端相连,R路从DSP(4)的I2C串行端口与AD采样电路(1)的I2C串行端口相连,主DSP(3)、R路从DSP(4)、G路从DSP(5)和B路从DSP(6)通过控制器(2-4)进行McBSP级联。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工程大学科技园发展有限公司,未经哈尔滨工程大学科技园发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910072803.7/,转载请声明来源钻瓜专利网。
- 上一篇:膀胱冲洗器
- 下一篇:一次性全塑防喷溅吸痰装置