[发明专利]采用高速电子开关阵列的板级电路可编程多FPGA验证系统无效

专利信息
申请号: 200910049685.8 申请日: 2009-04-21
公开(公告)号: CN101872367A 公开(公告)日: 2010-10-27
发明(设计)人: 不公告发明人 申请(专利权)人: 上海威璞电子科技有限公司
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 暂无信息 代理人: 暂无信息
地址: 200000 上海市*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 采用高速电子开关阵列的板级电路可编程多FPGA验证系统,硬件包括:采用三维高速电子开关阵列实现同一电路板上多个FPGA芯片间的可编程连接,实现各个FPGA到层叠扩展插座的可编程连接达到系统的层叠扩展,实现各个FPGA到外设扩展插座的可编程连接,层叠扩展系统中上下层间FPGA芯片的可编程连接;采用多级时钟级联方法实现各个FPGA间时钟信号的同步;采用环状总线实现多FPGA和主机的快速通讯。软件包括:系统自检软件工具的实现方法;系统开关阵列用户编程界面和自动计算软件工具的实现方法;基于环状总线实现软硬件协同仿真加速的方法。本发明可用于600万到3000万门规模的ASIC芯片的实时原型验证和硬件加速仿真。
搜索关键词: 采用 高速 电子 开关 阵列 电路 可编程 fpga 验证 系统
【主权项】:
采用高速电子开关阵列构成三维连接、板级电路可编程多FPGA验证系统,其中硬件包括:采用高速电子开关实现三维高速电子开关阵列的最小电路单元,并且基于此三维单元实现包括多个FPGA芯片间管腿的可编程互连,FPGA芯片管腿到层叠扩展插座的可编程互连,FPGA芯片管腿到外设扩展插座的可编程连接,层叠扩展系统中上下层间FPGA芯片的可编程连接。采用高速电子开关实现FPGA间的交叉反馈电路,用于芯片间需要高精度同相位的信号。采用控制板和FPGA验证板分离的方案,在控制板上布置第一级可编程时钟电路,在FPGA验证板上布置第二级去延时电路,实现各个FPGA板间、各个FPGA芯片间的时钟相位同步和可编程控制。采用节点带编号的环状总线实现FPGA验证系统和主机工作站间的快速通讯。通过总线上保留的节点号控制所有FPGA芯片的编程,所有电子开关的控制编程;提供用户节点号实现用户设计和主机端软件的交换。软件包括:系统自检工具软件;外设子板管腿定义图形界面编辑软件;系统开关阵列用户编程界面和自动计算工具软件;基于上述环状总线实现软硬件协同仿真加速的仿真软件PLI接口和自动添加转换接口逻辑的图形化编辑软件。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海威璞电子科技有限公司,未经上海威璞电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910049685.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top