[发明专利]基于现场可编程门阵列的多路并行数据采集系统无效
申请号: | 200910048440.3 | 申请日: | 2009-03-27 |
公开(公告)号: | CN101509805A | 公开(公告)日: | 2009-08-19 |
发明(设计)人: | 王向伟;陈卫标;贺岩;尚建华 | 申请(专利权)人: | 中国科学院上海光学精密机械研究所 |
主分类号: | G01H9/00 | 分类号: | G01H9/00 |
代理公司: | 上海新天专利代理有限公司 | 代理人: | 张泽纯 |
地址: | 201800上*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于现场可编程门阵列的多路并行数据采集系统,该系统由模拟调理模块、ADC模块、电源模块、按键、USB,FPGA芯片、JTAG、EPCS、SDRAM存储器、SRAM存储器、Flash存储器和上位机构成;所述的USB实现FPGA芯片与上位机之间的通信;所述的外围设备SDRAM存储器、JTAG、EPCS分别通过各自的控制核连接到FPGA芯片内部的Avalon总线上,所述的SRAM存储器、Flash存储器通过三态总线连接到Avalon总线上;所述的电源模块为上述所有的设备提供电源。本发明有效地解决ADC转换和处理过程中对CPU资源长期占用的矛盾,具有结构简单、数据的快速读取和存储的特点。 | ||
搜索关键词: | 基于 现场 可编程 门阵列 并行 数据 采集 系统 | ||
【主权项】:
1、一种基于现场可编程门阵列的多路并行数据采集系统,特征在于该系统由模拟调理模块(21)、ADC模块(22)、电源模块(24)、按键(25)、USB(211),FPGA芯片(23)、JTAG(26)、EPCS(27)、SDRAM存储器(28)、SRAM存储器(29)、Flash存储器(210)和上位机(212)构成;所述的FPGA芯片的内部组成包括:NiosII处理器(231)、Avalon总线(232)、按键控制核(233)、JTAG控制核(234)、EPCS控制核(235)、SDRAM控制核(236)、三态总线(237)、USB控制核(238)、DMA控制模块(2310)、ADC控制模块(2311),所述的USB(211)实现FPGA芯片(23)与上位机(212)之间的通信;所述的外围设备SDRAM存储器(28)、JTAG(26)、EPCS(27)分别通过各自的控制核连接到FPGA芯片(23)内部的Avalon总线上,SRAM存储器(29)、Flash存储器(210)通过三态总线(237)连接到Avalon总线上;所述的电源模块(24)为上述所有的设备提供电源;所述的按键(25)启动本系统进入工作状态,需要采集的模拟信号经过所述的模拟调理模块(21),调节模拟信号的电压幅度至ADC模块(22)接受的范围内,调理后的模拟信号经ADC模块(22)转换为并行的16位数字信号,进入FPGA芯片(23),通过FPGA芯片内的DMA控制核把数据直接存储到所述的SDRAM存储器(28)中,SDRAM存储器(28)中的数据经过FPGA芯片(23)处理后,通过USB(211)传输至所述的上位机(212)显示。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院上海光学精密机械研究所,未经中国科学院上海光学精密机械研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910048440.3/,转载请声明来源钻瓜专利网。