[发明专利]一种时钟信号转换器及转换方法无效
申请号: | 200910047410.0 | 申请日: | 2009-03-12 |
公开(公告)号: | CN101835286A | 公开(公告)日: | 2010-09-15 |
发明(设计)人: | 李华刚 | 申请(专利权)人: | 上海科泰信息技术有限公司 |
主分类号: | H04W88/08 | 分类号: | H04W88/08;H04W92/12 |
代理公司: | 上海新天专利代理有限公司 31213 | 代理人: | 王敏杰 |
地址: | 200092 上海市控江*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种时钟信号转换器,它包括CPU接口、转换模块、FIFO、工作选择模块、时钟模块、自检模块,该时钟模块连接于转换模块的一端上,转换模块的另一端与FIFO的一端相连,第三端与CPU接口的一端连接;该自检模块连接于工作选择模块的一端上,工作选择模块的另一端与FIFO的一端相连,第三端与CPU接口的一端相连;该CPU接口的第三端与FIFO相连;采用上述时钟信号转换器,使设备既可以工作在DCE模式下,也可以工作在DTE模式下,使得V35接口接入的装备更加灵活、方便。 | ||
搜索关键词: | 一种 时钟 信号 转换器 转换 方法 | ||
【主权项】:
一种时钟信号转换器,包括CPU接口,其特征在于:所述的转换器包括转换模块,FIFO,工作选择模块,时钟模块,自检模块;所述时钟模块连接于转换模块的一端上,转换模块的另一端与FIFO的一端相连,第三端与CPU接口的一端连接;所述自检模块连接于工作选择模块的一端上,工作选择模块的另一端与FIFO的一端相连,第三端与CPU接口的一端相连;所述CPU接口的第三端与FIFO相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海科泰信息技术有限公司,未经上海科泰信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910047410.0/,转载请声明来源钻瓜专利网。