[发明专利]信息处理系统和信息处理方法无效
申请号: | 200910008500.9 | 申请日: | 2009-02-05 |
公开(公告)号: | CN101504624A | 公开(公告)日: | 2009-08-12 |
发明(设计)人: | 西原慎治;永田荣治 | 申请(专利权)人: | 松下电器产业株式会社 |
主分类号: | G06F11/14 | 分类号: | G06F11/14;G06F9/445 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 胡 琪 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 信息处理系统包括:第一非易失性存储器,在其中,用于启动信息处理系统的多个第一程序和该多个第一程序的复本已存储在彼此不同的块中;第二易失性存储器,该多个第一程序被传送至其中;第三非易失性存储器,向其中存储执行所述多个第一程序的第二程序;和CPU(中央处理单元),用于执行所述多个第一程序。在第二程序中已包含一指令,该指令指示该多个第一程序从第一存储器传送至第二存储器,将传送至第二存储器的该多个第一程序的内容相互比较;并且,如果所述多个第一程序的内容彼此不一致,则基于多数判决从所述多个第一程序中判定出正常程序。CPU执行被判定为正常程序的第一程序,以初始启动信息处理系统。 | ||
搜索关键词: | 信息处理 系统 方法 | ||
【主权项】:
1. 一种信息处理系统,包括:第一非易失性存储器,在该第一非易失性存储器中,用于启动该信息处理系统的多个第一程序和所述多个第一程序的复本已经存储在彼此不同的块中;第二易失性存储器,所述多个第一程序被传送至该第二易失性存储器;第三非易失性存储器,在该第三非易失性存储器中存储用于执行所述多个第一程序的第二程序;和CPU,用于执行所述多个第一程序。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于松下电器产业株式会社,未经松下电器产业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910008500.9/,转载请声明来源钻瓜专利网。
- 上一篇:显示板的驱动电路和显示设备
- 下一篇:存储子系统及其控制方法