[实用新型]一种基于内存条阵列的高速图像记录装置无效

专利信息
申请号: 200820078724.8 申请日: 2008-01-24
公开(公告)号: CN201156799Y 公开(公告)日: 2008-11-26
发明(设计)人: 陈强;徐启明;张启衡;彭先蓉 申请(专利权)人: 中国科学院光电技术研究所
主分类号: H04N5/77 分类号: H04N5/77;H04N5/765
代理公司: 北京科迪生专利代理有限责任公司 代理人: 贾玉忠;卢纪
地址: 61020*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于内存条阵列的高速图像记录装置,特征在于:包括:可编程逻辑器件FPGA:为该装置的控制核心,其负责接收外部的控制命令和高速图像数据,并记录到DDR1内存条阵列模块中或者将DDR1内存条阵列模块中的数据通过百兆网络模块传输到计算机主机端;百兆网络模块:用于计算机主机与可编程逻辑器件FPGA的通信DDR1内存条阵列模块:采用N个DDR1内存条组成内存条阵列模块,作为高速图像的存储介质;高速相机接口模块:用于接受外部高速图像数据并送往可编程逻辑器件FPGA中进行处理;本实用新型装置利用动态存储介质DDR1内存条的高速率读写特性,峰值持续记录速度到达了1.46G字节每秒,突破了传统记录方案的速率瓶颈,并且本实用新型装置具有体积小,可移植性高、操作简单等优点。
搜索关键词: 一种 基于 内存条 阵列 高速 图像 记录 装置
【主权项】:
1、一种基于内存条阵列的高速图像记录装置,特征在于:包括:可编程逻辑器件FPGA:为该装置的控制核心,其负责接收外部的控制命令和高速图像数据,并记录到DDR1内存条阵列模块中或者将DDR1内存条阵列模块中的数据通过百兆网络模块传输到计算机主机端;百兆网络模块:用于计算机主机与可编程逻辑器件FPGA的通信;DDR1内存条阵列模块:采用N个DDR1内存条组成内存条阵列模块,作为高速图像的存储介质;高速相机接口模块:用于接受外部高速图像数据并送往可编程逻辑器件FPGA中进行处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院光电技术研究所,未经中国科学院光电技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200820078724.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top