[发明专利]一种设计高光谱图像混合像元实时分解芯片的方法无效
| 申请号: | 200810187804.1 | 申请日: | 2008-12-23 |
| 公开(公告)号: | CN101807215A | 公开(公告)日: | 2010-08-18 |
| 发明(设计)人: | 谌德荣;于东俊;宫久路 | 申请(专利权)人: | 北京理工大学 |
| 主分类号: | G06F17/50 | 分类号: | G06F17/50;G01S17/89;G01S7/48 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 100081 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明属于图像处理领域,提供了一种采用现场可编程门阵列(FPGA)实现高光谱图像混合像元实时分解的芯片,该芯片采用超高速集成电路硬件描述语言(VHDL)完成,它是由(1)数据读入模块、(2)矩阵自相关计算模块、(3)矩阵奇异值分解模块、(4)矩阵伪逆计算模块、(5)像元投影分解端元模块五个部分组成。本发明采用SYSTEM ON CHIP的设计思想,FPGA内部产生各种控制信号,使整个芯片响应速度快;它可以完成高光谱图像数据的实时处理,可用于半导体加工,开发周期短,设计费用低,研发风险小。 | ||
| 搜索关键词: | 一种 设计 光谱 图像 混合 实时 分解 芯片 方法 | ||
【主权项】:
一种设计高光谱图像混合像元实时分解芯片的方法,其特征在于基于SoC完成高光谱图像混合像元实时分解芯片的设计,该设计的具体步骤如下:(I)高光谱混合像元分解方法确定;(II)高光谱图像混合像元实时分解芯片设计参数确定;(III)高光谱图像混合像元实时分解芯片系统设计;(IV)高光谱图像混合像元实时分解芯片设计软件编写;(V)高光谱图像混合像元实时分解芯片设计仿真;(VI)高光谱图像混合像元实时分解芯片的FPGA实现。其特征还在于上述第(I)确定了基于片上系统(SoC)完成混合像元分解的最佳方法,第(II)给出了高光谱图像混合像元实时分解芯片设计的各种参数,第(III)、第(IV)、第(V)采用超高速集成电路硬件描述语言完成芯片的设计,第(VI)基于可编程门阵列完成了高光谱图像混合像元实时分解芯片的实现,芯片设计软件由五种模块组成,它们是(1)数据读入模块、(2)矩阵自相关计算模块、(3)矩阵奇异值分解模块、(4)矩阵伪逆计算模块、(5)像元投影分解端元模块,芯片采用自顶向下(Top-Down)的层次化结构设计方法。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京理工大学,未经北京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810187804.1/,转载请声明来源钻瓜专利网。
- 彩色图像和单色图像的图像处理
- 图像编码/图像解码方法以及图像编码/图像解码装置
- 图像处理装置、图像形成装置、图像读取装置、图像处理方法
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序以及图像解码程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序、以及图像解码程序
- 图像形成设备、图像形成系统和图像形成方法
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序





