[发明专利]显示驱动装置无效
申请号: | 200710154086.3 | 申请日: | 2007-09-14 |
公开(公告)号: | CN101145314A | 公开(公告)日: | 2008-03-19 |
发明(设计)人: | 小林英登 | 申请(专利权)人: | 富士电机电子设备技术株式会社 |
主分类号: | G09G3/28 | 分类号: | G09G3/28;G09G3/20;G09G5/02;H01J17/49;G09F9/313;H03K17/08 |
代理公司: | 北京纪凯知识产权代理有限公司 | 代理人: | 龙淳 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及驱动等离子体显示面板的显示驱动装置,在该显示驱动装置中,ESD(静电放电)即使相对于接地电位以正电荷反复施加在输出端子上,电荷也不会积存在低端输出晶体管的栅极上,能够防止元件损坏。在具有连接在高电压(VDH)的高压电源端子和输出端子(To)之间的IGBT(Q1)、和连接在输出端子(To)和接地电位的基准电源端子之间的IGBT(Q2)的电路中,将构成缓冲电路的两个MOS晶体管(NT1、NT2)串联电路的连接点、正极连接在基准电源端子上的齐纳稳压二极管(ZD2)的负极、和一端连接在基准电源端子上的电阻(R2)的另一端连接在IGBT(Q2)的栅极上。 | ||
搜索关键词: | 显示 驱动 装置 | ||
【主权项】:
1.一种显示驱动装置,其向显示部输出驱动信号,其特征在于,包括:连接在高压电源端子和输出端子之间的高端输出晶体管;和连接在所述输出端子和基准电源端子之间的低端输出晶体管,在所述低端输出晶体管的栅极上连接有构成缓冲电路的两个MOS晶体管的串联电路的连接点和使蓄积在所述栅极的电荷放电的放电元件。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士电机电子设备技术株式会社,未经富士电机电子设备技术株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710154086.3/,转载请声明来源钻瓜专利网。
- 上一篇:热敏记录材料
- 下一篇:美容试剂以及镜面化角蛋白纤维的方法