[发明专利]驱动电路、具备该驱动电路的显示装置以及显示装置的驱动方法无效
申请号: | 200680051535.5 | 申请日: | 2006-09-07 |
公开(公告)号: | CN101361110A | 公开(公告)日: | 2009-02-04 |
发明(设计)人: | 清水新策;村上祐一郎 | 申请(专利权)人: | 夏普株式会社 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G02F1/133;G09G3/20 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 张鑫 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在移位寄存器(1)中,当触发器(11)的输出信号(Q)无效时,输出信号(Q)被输入时钟脉冲提取部(13a,13b)的NAND电路(15a,15b),由此,防止时钟信号(CK,CKB)的周期性电平变化所引起的高电平输出用的逻辑导出路径和低电平输出用的逻辑导出路径的导通切换动作。 | ||
搜索关键词: | 驱动 电路 具备 显示装置 以及 方法 | ||
【主权项】:
1.一种驱动电路,具备其各级包括有触发器的移位寄存器,上述各级通过MOS型的逻辑运算生成下一级的上述触发器的输入信号,并且,上述各级由上述触发器的输出信号生成作为显示面板的驱动信号的上述移位寄存器的输出信号,其中,在上述逻辑运算中使用上述触发器的输出信号、第一时钟信号和/或第二时钟信号,其特征在于,在上述触发器的输出信号无效时,对进行上述逻辑运算的逻辑运算电路输入上述触发器的输出信号,由此,在上述逻辑运算电路内的各逻辑导出级中进行上述逻辑运算,使得阻止由上述第一时钟信号和/或上述第二时钟信号的周期性电平变化所引起的多个逻辑导出路径间的导通切换动作,其中,上述多个逻辑导出路径的逻辑导出所使用的电源电压各异。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于夏普株式会社,未经夏普株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200680051535.5/,转载请声明来源钻瓜专利网。
- 上一篇:电极及真空处理装置
- 下一篇:用于连结来自不同经的经线层的经线的装置及方法