[发明专利]差动时钟产生装置与相关方法无效
申请号: | 200610151730.7 | 申请日: | 2006-09-08 |
公开(公告)号: | CN1921306A | 公开(公告)日: | 2007-02-28 |
发明(设计)人: | 谢宜政 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | H03K3/011 | 分类号: | H03K3/011;H03K3/027;H03K5/00;H03K5/003;H03K19/00 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 王志森;黄小临 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 差动时钟产生装置与相关方法是根据参考时钟信号产生两差动时钟信号。该差动时钟产生装置包含初阶电路与辅助电路;该初阶电路会根据该参考时钟信号产生两个互为反相的时钟信号;该辅助电路会将此两时钟信号分别传输至两输出端以用来产生二差动输出时钟信号。该辅助电路设有交互耦合的架构,当要将一时钟信号传输至输出端时,该辅助电路会在另一时钟信号的信号电平转换时辅助驱动该输出端的电平转变。经由此交互耦合架构,该差动时钟产生装置可有效降低两差动时钟信号间的不匹配,并减少差动时钟信号中的抖动。 | ||
搜索关键词: | 差动 时钟 产生 装置 相关 方法 | ||
【主权项】:
1.一种差动时钟产生装置,用以根据参考时钟信号产生差动时钟信号对,该装置包含有:传输门,用来接收该参考时钟并产生第一时钟信号;第一反相器,用来接收该参考时钟并产生第二时钟信号;至少一第二反相器,互相串接并连接至该传输门,用来接收该第一时钟信号以产生第一反相信号;以及至少一第三反相器,互相串接并连接至该第一反相器,用来接收该第二时钟信号以产生第二反相信号;其中该第二反相器与该第三反相器是交互耦接以产生该差动时钟信号对。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610151730.7/,转载请声明来源钻瓜专利网。