[发明专利]高速CCD相机数据合成系统有效
申请号: | 200610114280.4 | 申请日: | 2006-11-03 |
公开(公告)号: | CN1949881A | 公开(公告)日: | 2007-04-18 |
发明(设计)人: | 陈苏婷;杨世洪;吴钦章;姚俊 | 申请(专利权)人: | 中国科学院光电技术研究所 |
主分类号: | H04N9/09 | 分类号: | H04N9/09;G01C11/00 |
代理公司: | 北京科迪生专利代理有限责任公司 | 代理人: | 贾玉忠;卢纪 |
地址: | 610209*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一个高速CCD相机数据合成系统,对三路并行输入的高速CCD相机连续数据流(1)、(2)、(3),分别通过接口电平转换芯片(4)、(5)、(6)转换为TTL信号写入FPGA(7),通过(7)的FIFO实现将三路高速CCD相机同步。同步后的数据分别写入三片SDRAM(8)、(9)、(10),并在(7)中构造SDRAM控制器,实现对三路高速CCD相机数据的动态实时缓存。缓存后的CCD相机数据通过(7)实现数据合成,并经过(7)内部的电平转换电路转换为LVDS信号送入下一处理单元—记录系统(11)。本发明通过采用对三路高速CCD相机数据先合成再输出至下一实时处理单元的方式,缩减了以往所需的庞大体积,极大地提高了系统效率,且具有普适性,对不同分辨率的CCD相机均适用。 | ||
搜索关键词: | 高速 ccd 相机 数据 合成 系统 | ||
【主权项】:
1、一种高速CCD相机数据合成系统,其特征在于:包括三路并行高速CCD相机R(1)、相机G(2)和相机B(3)、三路接口电平转换芯片(4、5、6)、FPGA(7)、三路缓存单元SDRAM(8、9、10)和一套记录系统(11),当CCD相机开始工作时,通过外同步时钟和行、场时钟信号顺序读入三路并行高速CCD相机R(1)、相机G(2)和相机B(3)的图像数据,并经过三路接口电平转换芯片(4、5、6)转换成TTL信号后写入FPGA(7),FPGA(7)先将三相机数据同步后再同时存入三路缓存单元SDRAM(8、9、10),同时,在FPGA(7)内部构造SDRAM控制器,然后通过SDRAM读控制逻辑,实现三片SDRAM数据的分时读出,同时将读出数据通过FPGA(7)内的FIFO实现对三路高速图像数据合成;合成后的数据通过FPGA(7)内部电平转换电路转换为LVDS信号,最后,在相机帧消隐期用将三路相机的合成数据送入一套记录系统(11)中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院光电技术研究所,未经中国科学院光电技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610114280.4/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置