[发明专利]光传送装置及集成电路装置无效
申请号: | 200610005798.4 | 申请日: | 2006-01-16 |
公开(公告)号: | CN1874199A | 公开(公告)日: | 2006-12-06 |
发明(设计)人: | 菊池信彦 | 申请(专利权)人: | 日立通讯技术株式会社 |
主分类号: | H04B10/155 | 分类号: | H04B10/155;H04J14/00 |
代理公司: | 永新专利商标代理有限公司 | 代理人: | 胡建新 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种能够电气地调整与多值光调制部或解调部连接的多个数字信号路径的延迟时间差的光传送装置。该光传送装置在需要信号延迟的电气数字信号线路中具有延迟控制部,该延迟控制部以高速串行数字信号串的位周期单位控制N位并行的低速数字信号的延迟量,并通过对从上述多路复用电路输出的高速串行数字信号串的各位的输出定时控制,来微调高速串行数字信号串的1位周期以内的延迟量。 | ||
搜索关键词: | 传送 装置 集成电路 | ||
【主权项】:
1、一种光传送装置,具备包括与内部光传送线路耦合的多个光调制器的光调制部、和产生应向上述光调制部供给的多个高速串行数字信号串的电气电路部,其特征在于,上述电气电路部具有:多个并行信号线路,分别以N位并行传送低速数字信号,N为多个;多个多路复用电路,分别将从上述并行信号线路中的1个以N位并行接收到的低速数字信号转换成应向上述光调制部供给的高速串行数字信号串并输出;延迟控制缓存电路,插入到上述并行信号线路中的至少1个中;上述延迟控制缓存电路对以N位并行接收到的低速数字信号,按照高速串行数字信号串的位周期单位或位周期的整数分之一的周期单位进行延迟控制,并输入到该并行信号线路中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日立通讯技术株式会社,未经日立通讯技术株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610005798.4/,转载请声明来源钻瓜专利网。