[发明专利]写入补正电路、写入补正信号生成方法无效
申请号: | 200580038620.3 | 申请日: | 2005-09-27 |
公开(公告)号: | CN101057278A | 公开(公告)日: | 2007-10-17 |
发明(设计)人: | 永野孝一;中平博幸 | 申请(专利权)人: | 松下电器产业株式会社 |
主分类号: | G11B7/0045 | 分类号: | G11B7/0045;G11B7/125 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 吴丽丽 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在现有的写入补正电路中,存在在选择n相时钟时,在想要选择最后相的时钟时,有可能有在高速动作中波形失真的问题。本发明具有如下结构:两个延迟选择电路(16a)、(16b)分别利用两个使能信号选择用于写入补正的多脉冲信号的第奇数个边缘和第偶数个边缘,并且取得这两个延迟选择电路(16a)、(16b)的输出的“异”,由此生成多脉冲信号的定时。 | ||
搜索关键词: | 写入 补正 电路 信号 生成 方法 | ||
【主权项】:
1.一种写入补正电路,生成并输出由用于写入补正的多脉冲信号构成的写入补正信号,其特征在于,具备:以定时信号、表示上述多脉冲信号的边缘相对于上述定时信号的延迟量的延迟信号、以及表示上述多脉冲信号的各脉冲的功率的功率信号为输入,将这些信号分配到后级电路中而输出的信号分配电路;以上述信号分配电路所输出的上述定时信号以及表示上述多脉冲信号的第奇数个边缘相对于上述定时信号的延迟量的延迟量信号、多相时钟信号为输入,使用从上述延迟量信号、上述定时信号生成的规定长度的第二使能信号以及长度比该第二使能信号长的第一使能信号,选择上述多相时钟信号的边缘而生成上述多脉冲信号的第奇数个边缘的第一延迟选择电路;以上述信号分配电路所输出的上述定时信号以及表示上述多脉冲信号的第偶数个边缘相对于上述定时信号的延迟量的延迟量信号、多相时钟信号为输入,使用从上述延迟量信号、上述定时信号生成的规定长度的第二使能信号以及长度比该第二使能信号长的第一使能信号,选择上述多相时钟信号的边缘而生成上述脉冲信号的第偶数个边缘的第二延迟选择电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于松下电器产业株式会社,未经松下电器产业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200580038620.3/,转载请声明来源钻瓜专利网。
- 上一篇:恒温器
- 下一篇:直接内存存取处理单元的实体区域描述元预取方法