[发明专利]可用于非同步电路设计的可程序化逻辑方块无效

专利信息
申请号: 200510114880.6 申请日: 2005-11-17
公开(公告)号: CN1967546A 公开(公告)日: 2007-05-23
发明(设计)人: 梁芳嘉;郑福烱 申请(专利权)人: 大同股份有限公司
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 中科专利商标代理有限责任公司 代理人: 汤保平
地址: 中国台湾台北*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明是有关于一种可用于非同步电路设计的可程序化逻辑方块,由程序化设定的方式,使逻辑方块不但具有一般元件处理的功能,亦利用非同步协议沟通,以达到设计非同步元件的目的。如此一来,不但可以增加非同步电路设计的方便、正确与效能的特性,更可以达到快速设计验证非同步电路的目的。
搜索关键词: 用于 同步 电路设计 程序化 逻辑 方块
【主权项】:
1、一种可程序化的逻辑方块,是提供一预设的逻辑处理功能,并输入至少一外部输入信号,以进行该预设的逻辑处理并输出至少一外部输出信号,其特征在于,该可程序化逻辑方块包括:至少一第一可程序化方块,内部各别储存一第一速查表并依据其接收至少一第一输入信号而输出一第一输出信号;一第二可程序化方块,内部储存一第二速查表,并依据其接收至少一第二输入信号而输出一第二输出信号;一反向器,输入其中一外部输入信号,并输出一反向外部输入信号;至少一第一逻辑或门,各别输入该反向外部输入信号以及该第一输出信号,并输出其中一外部输出信号;至少一第一多任务器,输入其中一外部输入信号以及其中一外部输出信号,并依据一第一设定信号而输出其中一第一输入信号;一第二多任务器,输入其中一外部输入信号以及其中一外部输出信号,并依据一第二设定信号而输出其中一第二输入信号;以及一第二逻辑或门,输入该反向外部输入信号以及该第二输出信号,并输出其中一外部输出信号;其中,其中一外部输入信号是作为其中一第一输入信号,其中一外部输出信号是作为其中一第二输入信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大同股份有限公司,未经大同股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510114880.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top