[发明专利]并行计算单元的重新寻址有效
申请号: | 200510099360.2 | 申请日: | 2005-09-15 |
公开(公告)号: | CN1801104A | 公开(公告)日: | 2006-07-12 |
发明(设计)人: | 薄艺林 | 申请(专利权)人: | 豪威科技有限公司 |
主分类号: | G06F11/07 | 分类号: | G06F11/07;G01R31/317 |
代理公司: | 广州三环专利代理有限公司 | 代理人: | 戴建波 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请公开了一种专用集成电路(ASIC)的设计结构。该ASIC的设计结构包括一定数量的冗余的计算单元,以便在检测发现缺陷计算单元时,可以通过从缺陷单元向原来冗余的单元的重新寻址,维持ASIC的全部功能。缺陷单元的标识以及功能的重新寻址是利用内置于ASIC每一计算单元中的自检逻辑自动完成的。当ASIC处于操作模式时,自检逻辑适合于使相应的计算单元避免数据初始化过程,并自我禁止进行任何计算操作。通过依次地对阵列中计算单元的初始化,可以实现功能的量新寻址。 | ||
搜索关键词: | 并行 计算 单元 重新 寻址 | ||
【主权项】:
1、一种制备集成电路的方法,该集成电路带有由相同计算单元组成的阵列,该方法包括由计算机执行的如下步骤:使所述的由相同计算单元组成的阵列包含一定数量的冗余的计算单元;利用所述每一相同的计算单元上的自我禁止逻辑,其中,如果存在缺陷的计算单元,该自我禁止逻辑适合于阻止该缺陷的计算单元装入初始化数据和进行操作;以及从所述缺陷的计算单元自动地重新寻址到该阵列中非禁止的计算单元,并接受所述初始化数据,该初始化数据曾被阻止装入到所述缺陷的计算单元中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于豪威科技有限公司,未经豪威科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510099360.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种移动通信终端机菜单键的变换方法
- 下一篇:融合蛋白质