[发明专利]一种数字相机实时采集系统无效
| 申请号: | 200510082734.X | 申请日: | 2005-07-11 |
| 公开(公告)号: | CN1722810A | 公开(公告)日: | 2006-01-18 |
| 发明(设计)人: | 李茂堂 | 申请(专利权)人: | 中国水利水电科学研究院 |
| 主分类号: | H04N5/77 | 分类号: | H04N5/77;G06F3/00 |
| 代理公司: | 北京三高永信知识产权代理有限责任公司 | 代理人: | 何文彬 |
| 地址: | 100044北*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 一种数字相机实时采集系统,属于电子技术中的数据传输与处理技术领域。为了克服现有的图像采集卡分辨率较低、传输速率较低的缺点,本发明提供了一种数字相机实时采集系统,包括数字相机、PCI图像采集卡和计算机。其核心部分PCI图像采集卡采用高速PCI接口芯片,结合高速缓存和CPLD逻辑控制芯片,实现了数字相机与PCI总线间的高速数据实时传输,很好地解决了计算机从外部设备进行高速、大数据量采集的难题。本发明具有采集速率高、实时性能好,操作简单、使用方便,工作稳定、可靠,可扩展性强等优点。 | ||
| 搜索关键词: | 一种 数字相机 实时 采集 系统 | ||
【主权项】:
1.一种数字相机实时采集系统,包括计算机、插在所述计算机PCI插槽上的PCI图像采集卡,以及通过数据总线与所述PCI图像采集卡连接的数字相机;其特征在于:所述PCI图像采集卡实现了数字相机到计算机的高速数据采集和传输,具体包括CPLD逻辑控制芯片、高速缓存、PCI接口芯片及其配置E2PROM;所述数字相机通过数据总线和控制线与CPLD逻辑控制芯片相连;所述CPLD逻辑控制芯片分别与所述高速缓存和PCI接口芯片相连;所述配置E2PROM与PCI接口芯片相连;所述PCI接口芯片通过PCI总线与计算机相连接;所述CPLD逻辑控制芯片通过控制线实现计算机对数字相机的同步控制,由CPLD逻辑控制芯片输出一个宽度由计算机给出的触发信号来触发数字相机开始积分、采集并输出图像数据;所述CPLD逻辑控制芯片对数字相机采集到的图像数据首先进行整合处理,将数据变换成为32bit数据格式并实时存储在所述高速缓存中,然后等待高速缓存半满时,将存储在所述高速缓存中的数据实时读出到PCI接口芯片,经由PCI总线送入计算机;所述CPLD逻辑控制芯片控制高速缓存在每帧数据的开头置高速缓存复位,同时设置“可编程快满”偏移量和“可编程快空”偏移量,然后等待数字相机发来的行同步信号由低变高,开始保存一行有效数据,从而保证高速缓存中数据始终是从一帧图像的帧头开始,不会造成图像错位,并保证高速缓存不会因溢出而造成象素数据丢失;所述CPLD逻辑控制芯片通过读取高速缓存的状态到计算机,来确定对所述高速缓存进行读出或写入操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国水利水电科学研究院,未经中国水利水电科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510082734.X/,转载请声明来源钻瓜专利网。
- 上一篇:热处理设备和发电组件
- 下一篇:风扇电机控制装置及其方法





