[发明专利]高速异步时分交换电路无效

专利信息
申请号: 200510041723.7 申请日: 2005-02-25
公开(公告)号: CN1655487A 公开(公告)日: 2005-08-17
发明(设计)人: 蒋林;孟李林;刘钊远;李宥谋;曾泽沧;赵全良;刘有耀;袁力行;韩俊刚 申请(专利权)人: 西安邮电学院
主分类号: H04J3/08 分类号: H04J3/08
代理公司: 西安文盛专利代理有限公司 代理人: 彭冬英
地址: 710061陕*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 高速异步时分交换电路主要适应于SDH系统中集成电路芯片内部交换网络结构设计范围,属于SDH宽带通信技术领域。本发明通过对存储器读写访问的特殊结构处理将时分交换电路中的异步数据fifo缓冲器和交换数据存储器两块功能独立的存储器合并为一块且能够完成两块存储器的功能,从而简化电路设计复杂度,减小芯片使用面积,降低系统电路功耗和提高系统工作的可靠性。该发明可用于解决多路高速SDH时分交换电路结构设计。
搜索关键词: 高速 异步 时分 交换 电路
【主权项】:
1、高速异步时分交换电路,其特征在于:包括组合存储器(fifo_dmem)、fifo写地址产生(fifo_addr)、cmem读地址产生(cmem_addr)、交换控制电路(ctrl_cmem)和时隙交换数据输出(ts_out),组合存储器(fifo_dmem)选用一个输入端口和两个独立输出端口的通用存储器;输入端口的输入数据帧头指示信号frhd_pulse和输入数据同步时钟信号clk_wrfifo连接到fifo写地址产生(fifo_addr)的输入端;输入端口的输入数据同步时钟信号clk_wrfifo、输入数据data_in和fifo写地址产生(fifo_addr)的输出信号wr1_addr分别连接到组合存储器(fifo_dmem)的输入端口的时钟信号、数据线和地址线;输入端口的输出数据同步时钟信号clk_core和fifo读帧头指示信号frrd_ind连接到cmem读地址产生(cmem_addr)的输入端;输入端口的控制存储器片选信号cmem_cs,控制存储器写操作信号cpu_wr,控制存储写地址信号cpu_addr,控制存储器写数据信号d_from_cpu,输出数据同步时钟信号clk_core,fifo读帧头指示信号frrd_ind和cmem读地址产生(cmem_addr)的输出信号ts_cnt_cm分别连接到交换控制电路(ctrl_cmem)的输入端;输入端口的输出数据同步时钟信号clk_core和交换控制电路(ctrl_cmem)的输出信号rd1_addr分别连接到组合存储器(fifo_dmem)的一个输出端口的时钟信号和地址线;输入端口的输出数据同步时钟信号clk_core和交换控制电路(ctrl_cmem)的输出信号rd2_addr分别连接到组合存储器(fifo_dmem)的另一个输出端口的时钟信号和地址线;组合存储器(fifo_dmem)的两个输出数据rd1_data和rd2_data和交换控制电路(ctrl_cmem)的输出信号odd_sel和even_sel分别连接到时隙交换数据输出(ts_out)的输入端;时隙交换数据输出(ts_out)的输出数据data_out连接到输出端口;输入端口信号rstb是电路的共用输入信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安邮电学院,未经西安邮电学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510041723.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top