[发明专利]异步数据时钟域转换的系统有效
申请号: | 200410076731.0 | 申请日: | 2004-08-29 |
公开(公告)号: | CN1741188A | 公开(公告)日: | 2006-03-01 |
发明(设计)人: | 李红霞;李刚 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G06F12/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518129广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及芯片的接口技术,公开了一种异步数据时钟域转换的系统,使得可以根据硬件时钟的实际情况,在容忍时钟抖动的情况下最大限度的满足输入、输出数据的延时固定,同时避免一次冲突引起读、写操作多次调整。这种异步数据时钟域转换的系统用参数控制读、写地址冲突范围,即提供一个RAM活动窗,并且提供一种读、写地址冲突后的延时保护机制,在读、写地址冲突后一段时间内不输出调整信号。 | ||
搜索关键词: | 异步 数据 时钟 转换 系统 | ||
【主权项】:
1.一种异步数据时钟域转换的系统,包含双口随机存取存储器模块,所述双口随机存取存储器模块用于存储数据并根据所述读写地址模块中的地址进行相应的存取操作;其特征在于,还包含:读写地址模块,冲突判断模块,保护电路模块和地址置位模块;所述读写地址模块用于存储并提供读、写地址;所述冲突判断模块用于在所述读写地址模块中的所述读、写地址冲突时将地址调整信号置为有效;所述保护电路模块用于从所述冲突判断模块接收所述地址调整信号并向所述地址置位模块输出,在输出有效的所述地址调整信号有效后的一段时间内,屏蔽所述地址调整信号;所述地址置位模块用于在接收到有效的所述地址调整信号时,调整所述读写地址模块中的读、写地址。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410076731.0/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置