[发明专利]单时脉驱动移位暂存器及应用其的显示器驱动电路有效

专利信息
申请号: 200410070488.1 申请日: 2004-08-03
公开(公告)号: CN1588525A 公开(公告)日: 2005-03-02
发明(设计)人: 曾戎骏;刘圣超;尤建盛 申请(专利权)人: 友达光电股份有限公司
主分类号: G09G3/36 分类号: G09G3/36;G09G3/20;G11C19/00
代理公司: 北京三友知识产权代理有限公司 代理人: 马娅佳
地址: 台湾省*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种单时脉驱动移位暂存器,具有多级(Stage)架构,其中,第M级架构包括一栓锁(latch)单元、一逻辑单元与一无重叠信号缓冲器(Non-overlap buffer)。栓锁单元是依据一时脉信号,栓锁来自第M-1级架构的输入信号。逻辑单元连接于栓锁单元的输出端,以对栓锁单元的输出信号与时脉信号进行NAND的逻辑运算。无重叠信号缓冲器连接于逻辑单元的输出端,包括三个相互串接的反向器。并且,其中耦接至逻辑单元输出端的第一个反向器的输出信号,是馈入第M+1级架构的栓锁单元内。同时,来自第M-1级架构的无重叠信号缓冲器的输出信号,是馈入此第M级架构的无重叠信号缓冲器或是逻辑单元,以延迟无重叠信号缓冲器的输出信号。
搜索关键词: 单时脉 驱动 移位 暂存器 应用 显示器 电路
【主权项】:
1、一种单时脉驱动移位暂存器,具有多级架构,其特征在于,第M级架构包括:一栓锁单元,是依据一时脉信号,以栓锁来自第M-1级架构的输入信号;一逻辑单元,连接于该栓锁单元的输出端,将该栓锁单元的输出信号与该时脉信号进行逻辑运算;及一无重叠信号缓冲器,连接于该逻辑单元的输出端,包括至少三个相互串接的反向器;其中,该无重叠信号缓冲器中,耦接于该逻辑单元输出端的该第奇数个反向器的输出信号,是馈入第M+1级架构的栓锁单元,并且,第M-1级架构的无重叠信号缓冲器的输出信号,馈入该无重叠信号缓冲器或该逻辑单元,以延迟该无重叠信号缓冲器的输出信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200410070488.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top