[发明专利]基于PCI总线的IP核仿真验证平台及其验证方法无效
申请号: | 200410052286.4 | 申请日: | 2004-11-19 |
公开(公告)号: | CN1609862A | 公开(公告)日: | 2005-04-27 |
发明(设计)人: | 郑学仁;范健民;陈玲晶;陈国辉;邓婉玲 | 申请(专利权)人: | 华南理工大学 |
主分类号: | G06F17/50 | 分类号: | G06F17/50;G06F11/00 |
代理公司: | 广州市华学知识产权代理有限公司 | 代理人: | 李卫东;罗观祥 |
地址: | 510640广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明是一种基于PCI总线的IP核仿真验证平台及其验证方法,该平台包括晶体振荡器、直流稳压源、FPGA、编程接口、SDRAM和PCI接口组成,该方法是通过使用VerilogHDL语言描述IP核验证系统,以PCI总线对顶层仿真模块互连,在芯片的内部以与SoC中相同的内部总线互连硬件模块,将所需验证的IP核嵌入到验证平台中,在PC机上控制平台测试IP核。本发明的验证平台结构设计简单,使用方便;验证方法既能有效模拟IP在SoC的环境,又能方便利用FPGA和普通个人计算机对IP进行硬件验证,可实时产生测试数据给IP核作测试,也可实时访问IP核内部的寄存器和存储器来获取其处理完毕的数据。 | ||
搜索关键词: | 基于 pci 总线 ip 仿真 验证 平台 及其 方法 | ||
【主权项】:
1、基于PCI总线的IP核仿真验证平台,其特征是,包括晶体振荡器、直流稳压源、FPGA、编程接口、SDRAM和PCI接口组成,其相互连接关系为,直流稳压源分别与晶体振荡器、FPGA、编程接口、SDRAM插槽相连接,FPGA通过PCI总线与PCI接口相连接,并通过SDRAM总线与SDRAM插槽相连接,晶体振荡器分别与FPGA和SDRAM插槽相连接,编程接口与FPGA相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华南理工大学,未经华南理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410052286.4/,转载请声明来源钻瓜专利网。
- 上一篇:反射式投影显示系统
- 下一篇:远程电子申报纳税装置及其方法