[发明专利]大数模乘计算乘法器无效
申请号: | 200410044461.5 | 申请日: | 2004-05-10 |
公开(公告)号: | CN1696894A | 公开(公告)日: | 2005-11-16 |
发明(设计)人: | 王海;黄勇 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | G06F7/72 | 分类号: | G06F7/72 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518129广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出了大数模乘计算乘法器,其中,REDC控制单元分别连接到双口SRAM的两个读写控制端口和REDC数据通道单元的使能控制端口,用来进行读写控制和计算控制;双口同步随机存储器SRAM用于存储算法中的操作数A,B,N,R以及运算中的中间结果和最终计算结果;数据通道单元从双口SRAM的两个数据读写端口获得数据,用于完成算法中大数的乘法和加法运算。本发明通过将操作数存储于同步SRAM中,对模N为2048bits时,只需要2Kbytes的存储空间,具有电路面积小,电路功耗低的优点;当对公钥加密安全性的要求提高,需要增加模N的比特数时,只需将同步SRAM存储空间增加,电路面积增加很少,便于扩展;并且本发明电路实际应用时,会充分利用电路所有部分,提高运算的速度。 | ||
搜索关键词: | 数模 计算 乘法器 | ||
【主权项】:
1、一种大数模乘计算乘法器,其特征在于:包括:REDC控制单元、双口SRAM和REDC数据通道单元;所述的REDC控制单元分别连接到双口同步随机存储器SRAM的两个读写控制端口和REDC数据通道单元的使能控制端口,用来进行计算控制和读写控制;所述的双口SRAM用于存储算法中的操作数A,B,N,R以及运算中的中间结果和最终计算结果;所述的数据通道单元从双口SRAM的两个数据读写端口获得数据,用于完成算法中大数的乘法和加法运算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410044461.5/,转载请声明来源钻瓜专利网。