[发明专利]写入禁止电路,使用了该电路的半导体集成电路,具有该半导体集成电路的墨水匣以及喷墨记录装置无效

专利信息
申请号: 00803466.4 申请日: 2000-10-04
公开(公告)号: CN1339162A 公开(公告)日: 2002-03-06
发明(设计)人: 高木哲男 申请(专利权)人: 精工爱普生株式会社
主分类号: G11C17/00 分类号: G11C17/00;B41J2/175
代理公司: 中国专利代理(香港)有限公司 代理人: 刘宗杰,叶恺东
地址: 日本*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 在把数据写入请求信号WR作为输入,根据输出的写入控制信号WRITE禁止数据写入的写入禁止电路中,抑制芯片面积的同时减小动作电流。在电流镜电路CM中,通过把基准电流Iref与在N晶体管T3的源-漏间流过的电流ID进行比较,能够检测高电位电源VDD中的电压值。即,在高电位电源VDD的电压值充分高时,写入请求信号WR直接作为写入控制信号输出。另一方面,如果高电位电源VDD的电压值由于某种原因下降,则通过作为基准电压源的晶体管T6和缓冲门B2,与写入请求信号WR是“H”还是“L”无关,写入控制信号都成为“L”。即,在电源电压降低了时,由于不能够进行基于写入请求信号WR的写入,因此能够防止误写入。
搜索关键词: 写入 禁止 电路 使用 半导体 集成电路 具有 墨水 以及 喷墨 记录 装置
【主权项】:
1.一种写入禁止电路,该写入禁止电路把数据写入请求信号作为输入,通过输出的写入控制信号禁止上述数据的写入,其特征在于:包括电流镜电路,该电流镜电路由包括成为基准电流源的耗尽型晶体管的多个晶体管在高电位电源与低电位电源之间串联连接构成的第1晶体管列与多个晶体管串联连接在上述高电位电源与上述低电位电源之间,并且流过对应于上述数据写入请求信号的电流的第2晶体管列并联连接构成,导出基于上述基准电流源的基准电流与对应于上述输入信号的电流的比较结果的输出,在上述高电位电源的电压降低时导出对应于基于上述基准电流源的电流的输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/00803466.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top