[发明专利]时间码运算装置无效
申请号: | 00800249.5 | 申请日: | 2000-03-01 |
公开(公告)号: | CN1296623A | 公开(公告)日: | 2001-05-23 |
发明(设计)人: | 细田贵治 | 申请(专利权)人: | 松下电器产业株式会社 |
主分类号: | G11B27/32 | 分类号: | G11B27/32;G11B27/30 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 姜丽楼 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种具有结构非常简单的时间码运算装置,其中不需要两个时间码模式是丢失模式,并能够实现灵活满足所有电视系统需要的时间码运算操作,简单地根据加/减信息在运算装置中加/减经过选择电路A和B输入的两个时间码作为非-丢失模式的时间码。对于运算结果Oab和计算前时间码,计算由000000.00一帧帧时间流逝期间跳过的(丢失的)总帧数,在两种类型的丢失帧总数彼此不相等的情况下,运算结果Oab和两种类型丢失帧之间的差Nb返回到选择电路A和B,在运算装置中再进行运算操作。 | ||
搜索关键词: | 时间 运算 装置 | ||
【主权项】:
1、一种时间码运算装置,该装置包括:选择电路A(105),在其一个输入端提供供给运算操作参考的时间码DfTa,另一个输入端是后面将描述的运算操作结果Oab,用于选择一个输入,并将其输出作为时间码Ha;选择电路B(106),在其一个输入端提供供给运算操作目的的时间码NdfTb,另一个输入端是后面将描述的时间码时钟Nb,用于选择一个输入端并将其输出作为时间码Hb;运算电路(107),用于根据加/减信息加或减在两个选择电路中选择的时间码Ha和Hb,简单地作为非-丢失模式的时间码,并输出运算操作结果Oab和较大的信息Large指示,运算操作之前和之后时间码的绝对值;丢失帧数计算电路A(108),用于一帧一帧地计算在由00:00:00.00时钟开始时间流逝过程中在运算结果Oab中被跳过(被丢失)的帧总数,并将其输出作为帧D;丢失帧数计算电路B(109),用于一帧一帧地计算在由00:00:00.00时钟开始时间流逝过程中在时间码Ha中被跳过(被丢失)的帧总数,并将其输出作为帧Da;差帧数计算电路(110),用于根据帧D,Da和信息Large确定所跳过总帧数差,在差为0的情况下,输出与差对应的非-丢失模式的时间码时钟Nb,同时输出两个计算信号ReCalc;和丢失帧修正电路(111),用于在运算操作是加操作或运算操作是减操作而运算结果Oab不能与丢失帧对应的情况下,输出运算结果Oab作为最后的时间码DfTo,在运算操作是减操作而运算结果Oab与丢失帧对应的情况下,用-2帧修正运算结果Oab并将其输出作为时间码DfTo,其中,在差不是0的情况下,根据重新计算信号ReCalc,选择电路A(105)和选择电路B(106)分别选择运算结果Oab和时间码时钟Nb,并在运算电路(107)中进行重新计算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于松下电器产业株式会社,未经松下电器产业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/00800249.5/,转载请声明来源钻瓜专利网。
- 上一篇:IL-12对新生儿免疫的刺激
- 下一篇:记录加密数字数据的方法与装置