专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果46个,建议您升级VIP下载更多相关专利
  • [发明专利]一种像素结构及面板-CN201911054768.6有效
  • 王宏煜;黄志杰;苏智昱;阮桑桑;陈宇怀;潜垚;陈伟 - 福建华佳彩有限公司
  • 2019-10-31 - 2023-05-19 - H10K59/35
  • 一种像素结构及面板,在发光平面上包括两两相邻的正六边形第一区域、第二区域、第三区域,还包括第一子像素、第二子像素、第三子像素;所述第一子像素、第二子像素、第三子像素分别位于第一区域、第二区域、第三区域中,所述第一子像素、第二子像素、第三子像素均为六边形,第一子像素、第二子像素和第三子像素互相之间的距离均不小于最低像素间距n。通过六边形组合在保证子像素间安全距离的前提下使其具有最优发光面积占比,优化了现有四边形像素结构发光比不足的问题。
  • 一种像素结构面板
  • [发明专利]一种多开口式面板结构-CN202010180384.5有效
  • 王宏煜;黄志杰;苏智昱;陈宇怀;阮桑桑;陈伟;潜垚 - 福建华佳彩有限公司
  • 2020-03-16 - 2022-12-09 - H01L29/786
  • 本发明涉及面板显示技术领域,特别涉及一种多开口式面板结构,在第一半导体层上设置两个第一开口,在第一蚀刻阻挡层上设有两个第二开口,通过将第一开口与第二开口一一对应设置且相互连通,使得第一源极金属层填充在第一开口中,能够使第一源极金属层通过所设置的第一开口与第一半导体层搭接,通过对第一半导体层与第一蚀刻阻挡层的结构层的开口设置,通过用离子掺杂的方式消除部分第一半导体层与第一蚀刻阻挡层之间存在的不利缺陷,以达到改善膜层界面结构,从而达到提高电子迁移率和器件电学性能的目的。
  • 一种开口面板结构
  • [发明专利]一种具有补偿功能的GIP电路及补偿方法-CN202110428759.X有效
  • 刘振东;阮桑桑;刘汉龙;郭智宇;钟慧萍;郑聪秀 - 福建华佳彩有限公司
  • 2021-04-21 - 2022-09-20 - G09G3/36
  • 本发明公开了一种具有补偿功能的GIP电路及补偿方法,包括预充电电路、输出电路、补偿电路和下拉稳压电路。其中,补偿电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管和第一电容。下拉稳压电路包括第八晶体管、第九晶体管、第十晶体管和第十一晶体管。本发明在第八晶体管和第九晶体管的栅极接入补偿电路,控制预充电电路对第一电容进行充放电,配合其他晶体管的开关变化,调节第八晶体管和第九晶体管的栅源极电压差,使GIP电路在进行下拉稳压输出时,经由第八晶体管和第九晶体管的工作电流不受各自的阈值电压漂移的影响,从而保证GIP电路的输出正常,不因晶体管的阈值电压漂移而失效。
  • 一种具有补偿功能gip电路方法
  • [发明专利]一种GIP电容结构及制作方法-CN201910670982.8有效
  • 阮桑桑 - 福建华佳彩有限公司
  • 2019-07-24 - 2022-04-22 - G02F1/1333
  • 一种GIP电容结构及制作方法,本结构包括依次排布的基层、栅极层GE、栅极绝缘层GI、阻隔层ES、电极层SD、钝化层PV、第三电极层CM,所述第三电极层的部分穿透钝化层PV、阻隔层ES、栅极绝缘层GI,与栅极层GE连接,电极层SD与第三电极层CM不接触,电极层SD与第三电极层CM不接触。上述方案在兼容原有制程下,利用TIC结构的触控电极CM Layer与SD电极间形成第二存储电容,原有的C1与C2并联,Cox=C1+C2。可提升容值,或者有效减小电容的面积的效果,若原有7T2C GIP电路设计中,实现窄边框。
  • 一种gip电容结构制作方法
  • [实用新型]一种GIP补偿电路-CN202120462021.0有效
  • 刘振东;阮桑桑;刘汉龙;郭智宇;钟慧萍;郑聪秀 - 福建华佳彩有限公司
  • 2021-03-03 - 2021-12-21 - G09G3/36
  • 本实用新型涉及GIP补偿电路技术领域,特别涉及一种GIP补偿电路,包括晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9、电容C1、电容C2和电容C3,晶体管T5的栅极分别与晶体管T8的漏极、晶体管T9的栅极、晶体管T7的漏极和电容C3的一端电连接,晶体管T8的源极与晶体管T9的漏极电连接,晶体管T7的栅极与晶体管T7的源极电连接,晶体管T8的栅极接第二栅极走线,这样使得可以利用GIP补偿电路中的晶体管T7、晶体管T8、晶体管T9和电容C3组成的Vth补偿部分,从而解决GIP补偿电路中某些TFT的Vth偏移而造成电路的失效问题。
  • 一种gip补偿电路
  • [实用新型]一种提升显示稳定性的GIP电路-CN202023006169.8有效
  • 刘振东;阮桑桑;刘汉龙;李长晔;郑聪秀 - 福建华佳彩有限公司
  • 2020-12-14 - 2021-08-20 - G06F3/041
  • 本实用新型公布一种提升显示稳定性的GIP电路,包括晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9、晶体管T10、电容C1、电容C2和电容C3;上述技术方案通过晶体管T4来输出栅极线G(n)的资料,利用晶体管T8、晶体管T9和晶体管T10来控制Q2节点的电位。还防止Q1节点的漏电,使得该级GIP电路后续的输出阶段的GIP输出信号无异常,解决了一般的GIP电路在触控后的显示暗纹问题。该结构解决GIP电路在不同触控模式下输出信号发生失真的问题,可以改善显示面板的显示品质和触控质量,提升显示面板的观感,进而提高显示面板的竞争力。
  • 一种提升显示稳定性gip电路
  • [实用新型]一种GIP电路-CN202023010900.4有效
  • 刘振东;刘汉龙;阮桑桑;郭智宇;李长晔;郑聪秀;钟慧萍;陈廷安 - 福建华佳彩有限公司
  • 2020-12-14 - 2021-07-30 - G06F3/041
  • 本实用新型公开了一种GIP电路,T1输入端连接VGH,输出端连接Q1;T2输入端连接P1,控制端连接Q1;T3输入端连接Q1,控制端连接P1;T4控制端Q1连接;T7输入端连接Q1,控制端连接Gn+4;T12输入端连接P2,输出端连接VGL,控制端连接Q1;T13输入端连接Q1,输出端连接VGL,控制端连接P2;T14输入端连接VGH,输出端连接Q2,控制端连接Gn‑4;T15输入端连接VGH,输出端连接Q1,控制端连接Q2;T16输入端连接Q2,输出端连接VGL,控制端连接CK;上述技术方案,利用T14、T15、T16控制Q2电位,防止GIP电路在不同触控模式下的GIP Q漏电造成的输出信号失真问题,同时提高面板的显示画质与质量。
  • 一种gip电路
  • [发明专利]一种GIP补偿电路及其控制方法-CN202110234726.1在审
  • 刘振东;阮桑桑;刘汉龙;郭智宇;钟慧萍;郑聪秀 - 福建华佳彩有限公司
  • 2021-03-03 - 2021-07-23 - G09G3/36
  • 本发明涉及GIP补偿电路技术领域,特别涉及一种GIP补偿电路及其控制方法,包括晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9、电容C1、电容C2和电容C3,晶体管T5的栅极分别与晶体管T8的漏极、晶体管T9的栅极、晶体管T7的漏极和电容C3的一端电连接,晶体管T8的源极与晶体管T9的漏极电连接,晶体管T7的栅极与晶体管T7的源极电连接,晶体管T8的栅极接第二栅极走线,这样使得可以利用GIP补偿电路中的晶体管T7、晶体管T8、晶体管T9和电容C3组成的Vth补偿部分,从而解决GIP补偿电路中某些TFT的Vth偏移而造成电路的失效问题。
  • 一种gip补偿电路及其控制方法
  • [实用新型]一种栅极电路-CN202022418113.7有效
  • 刘振东;阮桑桑;刘汉龙;郭智宇;郑聪秀;钟慧萍 - 福建华佳彩有限公司
  • 2020-10-27 - 2021-07-23 - G09G3/3266
  • 本实用新型公布一种栅极电路,包括晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5和电容;晶体管T1的栅极用于连接栅极线Gn‑1,晶体管T1的漏极连接Q点;晶体管T5的栅极用于连接栅极线Gn+1,晶体管T5的漏极连接Q点;晶体管T4的栅极连接所述Q点,晶体管T4的源极用于连接CK1,晶体管T4的漏极用于连接栅极线Gn;电容的第一极板连接Q点,电容的第二极板连接栅极线Gn;晶体管T2的栅极用于连接CK2,晶体管T2的源极连接Q点;晶体管T3的栅极用于连接CK2,晶体管T3的源极用于连接所述栅极线Gn。上述技术方案在单位空间内进一步提高了屏幕的屏占比。
  • 一种栅极电路
  • [实用新型]一种新型双输出GIP电路-CN202022045976.4有效
  • 刘振东;阮桑桑;刘汉龙;郭智宇;钟慧萍;郑聪秀 - 福建华佳彩有限公司
  • 2020-09-17 - 2021-06-22 - G09G3/20
  • 本实用新型涉及GIP电路技术领域,特别涉及一种新型双输出GIP电路,包括预充模块、第一输出模块、第二输出模块、上下拉模块、第一下拉模块和第二下拉模块,第一输出模块分别与预充模块、第二输出模块、上下拉模块和第一下拉模块电连接,上下拉模块分别与预充模块和第一下拉模块电连接,第二下拉模块分别与第一下拉模块、第二输出模块和上下拉模块电连接,本方案通过预充模块、第一输出模块、第二输出模块、第一下拉模块、第二下拉模块和上下拉模块之间的配合,利用一级GIP电路驱动两排像素,在保障每排像素充电率相同的情况下,提高了屏幕的屏占比。
  • 一种新型输出gip电路
  • [实用新型]一种双输出GIP电路-CN202022045571.0有效
  • 刘振东;阮桑桑;刘汉龙;郭智宇;钟慧萍;郑聪秀 - 福建华佳彩有限公司
  • 2020-09-17 - 2021-06-08 - G09G3/20
  • 本实用新型涉及GIP电路技术领域,特别涉及一种双输出GIP电路,包括预充模块、第一输出模块、第二输出模块、稳压模块、第一下拉模块、第二下拉模块和第三下拉模块,第一输出模块分别与预充模块、稳压模块和第三下拉模块电连接,第三下拉模块分别与预充模块、第一下拉模块和第二下拉模块电连接,稳压模块分别与第一输出模块、第二输出模块和第一下拉模块电连接,第二下拉模块分别与第二输出模块和第一下拉模块电连接,通过预充模块、第一输出模块、第二输出模块、稳压模块、第一下拉模块、第二下拉模块和第三下拉模块之间的配合,利用一级GIP电路驱动两排像素,在保障每排像素充电率相同的情况下,缩减了屏幕左右边框的大小,提高了屏幕的屏占比。
  • 一种输出gip电路
  • [发明专利]一种提升显示稳定性的GIP电路及驱动方法-CN202011471450.0在审
  • 刘振东;阮桑桑;刘汉龙;李长晔;郑聪秀 - 福建华佳彩有限公司
  • 2020-12-14 - 2021-03-19 - G06F3/041
  • 本发明公布一种提升显示稳定性的GIP电路及驱动方法,其中GIP电路包括晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9、晶体管T10、电容C1、电容C2和电容C3;上述技术方案通过晶体管T4来输出栅极线G(n)的资料,利用晶体管T8、晶体管T9和晶体管T10来控制Q2节点的电位。还防止Q1节点的漏电,使得该级GIP电路后续的输出阶段的GIP输出信号无异常,解决了一般的GIP电路在触控后的显示暗纹问题。该结构解决GIP电路在不同触控模式下输出信号发生失真的问题,可以改善显示面板的显示品质和触控质量,提升显示面板的观感,进而提高显示面板的竞争力。
  • 一种提升显示稳定性gip电路驱动方法
  • [发明专利]一种GIP电路及其驱动方法-CN202011474469.0在审
  • 刘振东;刘汉龙;阮桑桑;郭智宇;李长晔;郑聪秀;钟慧萍;陈廷安 - 福建华佳彩有限公司
  • 2020-12-14 - 2021-03-19 - G06F3/041
  • 本发明公开了一种GIP电路,T1输入端连接VGH,输出端连接Q1;T2输入端连接P1,控制端连接Q1;T3输入端连接Q1,控制端连接P1;T4控制端Q1连接;T7输入端连接Q1,控制端连接Gn+4;T12输入端连接P2,输出端连接VGL,控制端连接Q1;T13输入端连接Q1,输出端连接VGL,控制端连接P2;T14输入端连接VGH,输出端连接Q2,控制端连接Gn‑4;T15输入端连接VGH,输出端连接Q1,控制端连接Q2;T16输入端连接Q2,输出端连接VGL,控制端连接CK;上述技术方案,利用T14、T15、T16控制Q2电位,防止GIP电路在不同触控模式下的GIP Q漏电造成的输出信号失真问题,同时提高面板的显示画质与质量。
  • 一种gip电路及其驱动方法
  • [实用新型]一种Demux电路结构及显示面板-CN202020946915.2有效
  • 刘振东;阮桑桑;刘汉龙;郭智宇;郑聪秀;钟慧萍;王强 - 福建华佳彩有限公司
  • 2020-05-29 - 2021-02-23 - H01L27/12
  • 本实用新型提供一种Demux电路结构及显示面板,其中Demux电路结构包括Demux连接线与多组薄膜晶体管,每一组薄膜晶体管包含有两个以上的薄膜晶体管;所述薄膜晶体管包括栅极金属、绝缘层、半导体层、源极金属和漏极金属,绝缘层设置在栅极金属和Demux连接线上,半导体层设置在绝缘层上,并位于栅极的区域;Demux连接线与薄膜晶体管的栅极金属连接;多组薄膜晶体管按行列排布,每一组内的不同薄膜晶体管处在不同行,且相邻组之间处于同一行的薄膜晶体管的栅极金属通过一条Demux连接线相连接,源极金属和漏极金属的连接线跨过Demux连接线连接到Demux电路结构的外侧。上述技术方案提高了屏幕的屏占比,降低Demux电路上的Cgd寄生电容。
  • 一种demux电路结构显示面板

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top