专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果170个,建议您升级VIP下载更多相关专利
  • [发明专利]模拟至数字转换装置与偏移校正方法-CN202210340537.7在审
  • 汪鼎豪;韩昕翰 - 创意电子股份有限公司;台湾积体电路制造股份有限公司
  • 2022-03-31 - 2023-10-24 - H03M1/10
  • 一种模拟至数字转换装置与偏移校正方法。模拟至数字转换装置包含N级第一模拟至数字转换器(ADC)、第二ADC、校正电路、数据恢复电路与输出电路。N级第一ADC以第一取样频率时间交错转换输入信号为多级第一量化输出。第二ADC以第二取样频率转换输入信号为第二量化输出。第一取样频率为第二取样频率的(N+1)/N倍。校正电路校正多级第一量化输出与第二量化输出以产生多级第三量化输出与第四量化输出。数据恢复电路以第二取样频率输出多级第三量化输出的一者为第五量化输出,将第四量化输出减去第五量化输出以产生输出数据。输出电路依据多级第三量化输出与输出数据产生输出信号。上述装置与方法在输入信号的频率为第一取样频率的整数倍时,能产生正确输出信号。
  • 模拟数字转换装置偏移校正方法
  • [发明专利]驱动器装置-CN201910363104.1有效
  • 喻柏莘;杜玟珑;王铷傑 - 创意电子股份有限公司;台湾积体电路制造股份有限公司
  • 2019-04-30 - 2023-10-13 - H03K19/00
  • 驱动器装置包含T型线圈电路与多个驱动器电路系统。多个驱动器电路系统平均设定为第一驱动器组与第二驱动器组。在第一驱动器组中的多个驱动器电路系统根据等化信号的一第一部分位元放大第一数据信号与第二数据信号中的一者,以产生第一输出信号至T型线圈电路的第一节点。在第二驱动器组中的多个驱动器电路系统根据等化信号的第二部分位元放大第一数据信号与第二数据信号中的一者,以产生第二输出信号至T型线圈电路的第二节点。T型线圈电路更组合第一与第二输出信号为第三数据信号,并传输第三数据信号至一通道。本案实施例提供的驱动器装置可通过T型线圈电路来改善传输频宽,并通过平均设定多组驱动器电路系统来达到更高的信号完整度。
  • 驱动器装置
  • [发明专利]静电放电防护装置与方法-CN201910737730.2有效
  • 王文泰 - 创意电子股份有限公司;台湾积体电路制造股份有限公司
  • 2019-08-12 - 2023-09-26 - H01L27/02
  • 静电放电防护装置包含第一箝位电路、第二箝位电路以及二极管电路。第一箝位电路耦接于第一电源轨与第二电源轨之间。第二箝位电路耦接于第三电源轨与第二电源轨之间。二极管电路用以导向来自输入输出垫的静电放电电流至第一箝位电路或第三电源轨中的至少一者。其中第一电源轨接收第一电压,第二电源轨接收第二电压,第三电源轨接收第三电压,第三电压高于第一电压,且第一电压高于第二电压。本案一些实施例提供的静电放电防护装置与方法可提供一组具有更低工作电压与更低内阻的箝位电路,以提升静电放电防护装置的效能。
  • 静电放电防护装置方法
  • [发明专利]时脉数据回复装置与方法-CN201910658807.7有效
  • 简廷旭;陈彦中;杨财铭 - 创意电子股份有限公司;台湾积体电路制造股份有限公司
  • 2019-07-22 - 2023-08-11 - H03L7/081
  • 一种时脉数据回复装置与方法。时脉数据回复装置包含相位侦测电路系统、信号控制电路系统以及多个相位内插电路。相位侦测电路系统用以根据多个第一时脉信号侦测输入信号的相位以产生多个第一控制信号,其中第一时脉信号的相位彼此不同。信号控制电路系统用以重新排序第一控制信号以依序输出为多个第二控制信号。相位内插电路用以分别输出多个第二时脉信号并根据第二控制信号交替地调整第二时脉信号的相位,以产生输出时脉信号。本案提供的时脉数据回复装置与方法可重新分配相位控制信号,以让多个相位内插电路交替地调整其输出的时脉信号。如此,可以避免相消干涉的问题,以提高系统运作的整体稳定度。
  • 数据回复装置方法
  • [发明专利]配线板装置-CN202210020842.8在审
  • 张育儒;沈鼎康;李云家;陈佳良 - 创意电子股份有限公司;台湾积体电路制造股份有限公司
  • 2022-01-10 - 2023-07-11 - H05K1/02
  • 一种配线板装置包含一层叠结构、一主接地区与一线路模块。层叠结构包含多个板体。主接地区配置于层叠结构内。线路模块包含一差动信号电路与一环绕线路组。差动信号电路位于层叠结构内,包含正极信号垫与负极信号垫。正极信号垫位于其中一板体的配置表面上。负极信号垫位于所述配置表面上,且与正极信号垫彼此分离。环绕线路组位于所述配置表面上,电连接主接地区,封闭围绕正极信号垫与负极信号垫,并与差动信号电路实体分离。透过以上架构,能够维持或改善配线板装置的信号的输入损耗和回路损失,从而强化信号通道的信号性能。
  • 线板装置
  • [发明专利]工作单元模组的半导体结构-CN201910742707.2有效
  • 曾丽雅;于维成;李伯彦;王文泰 - 创意电子股份有限公司;台湾积体电路制造股份有限公司
  • 2019-08-13 - 2023-07-07 - H01L23/552
  • 一种工作单元模组的半导体结构包含一P型基底与一环绕式杂讯抵抗结构。P型基底定义有一晶片区与一环绕区。晶片区用以配置一工作晶片。环绕区环绕晶片区,包含二第一条型区与二第二条型区。每个第一条型区位于第二条型区之间,每个第二条型区位于第一条型区之间。环绕式杂讯抵抗结构位于环绕区上,包含多个第一排列单元与多个第二排列单元。第一排列单元单列间隔排列于第一条型区内。第二排列单元单列间隔排列于第二条型区内,第二排列单元的长轴方向不同于第一排列单元的长轴方向。如此,通过以上架构,第一排列单元与第二排列单元提高了阻抗,降低了外来的电磁波对工作晶片的伤害而影响工作晶片正常工作的机会。
  • 工作单元模组半导体结构
  • [发明专利]模拟数字转换器装置与时脉偏斜校正方法-CN201910060957.8有效
  • 康文柱;陈昱竹;林文彪 - 创意电子股份有限公司;台湾积体电路制造股份有限公司
  • 2019-01-23 - 2023-06-23 - H03M1/10
  • 一种模拟数字转换器装置与时脉偏斜校正方法。模拟数字转换器装置包含多个模拟数字转换器电路系统、校正电路系统与偏斜调整电路系统。多个模拟数字转换器电路系统根据多个时脉信号转换输入信号以产生多个第一量化输出。校正电路系统根据这些第一量化输出执行校正运算,以产生多个第二量化输出。偏斜调整电路系统决定这些第二量化输出于一预定期间内分别对应的多个最大值信号,并平均这些最大值信号以产生参考信号,且将参考信号分别与这些最大值信号比较以产生多个调整信号,以降低这些模拟数字转换器电路系统中的时脉偏斜。本案可在不设置额外模拟数字转换器电路下,通过简单运算取得时脉偏斜的信息以进行校正。如此,可降低整体功耗与校正周期。
  • 模拟数字转换器装置偏斜校正方法
  • [发明专利]顶部接口逻辑模型建立方法-CN201810255418.5有效
  • 蔡孟修;廖信雄;蔡旻修 - 创意电子股份有限公司;台湾积体电路制造股份有限公司
  • 2018-03-26 - 2023-05-30 - G06F30/367
  • 一种模型建立方法包含以下流程:读取一顶部网表和一区块模型,其中顶部网表包含第一输入端、第一输出端和至少一复振器,区块模型包含至少一输入端和至少一输出端;由顶部网表中撷取第一子网表,其中第一子网表包含自区块模型的至少一输入端至第一输入端或至少一复振器的至少一元件;由顶部网表中撷取第二子网表,其中第二子网表包含自区块模型的至少一输出端至第一输出端或至少一复振器的至少一元件;由顶部网表中撷取第三子网表,其中第三子网表包含至少一复振器的时脉输入端和顶部网表的顶部时脉输入端之间的至少一元件;依据第一子网表至第三子网表产生顶部接口逻辑模型。上述的顶部接口逻辑模型,能缩短执行静态时序分析所需的时间。
  • 顶部接口逻辑模型建立方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top