|
钻瓜专利网为您找到相关结果 3964434个,建议您 升级VIP下载更多相关专利
- [发明专利]数据存储方法及装置-CN201110221214.8在审
-
肖礼盛;唐雄;刘一非;廖辉
-
中兴通讯股份有限公司
-
2011-08-03
-
2013-02-06
-
H04L12/861
- 本发明公开了一种数据存储方法及装置。其中,该方法包括:接收方接收发送方发送的当前数据包的当前包数据,其中,当前包数据携带有当前数据包的包类型标识ID;接收方根据包类型ID从地址缓存区中读取当前包数据的上一份包数据在数据缓存区中的第一存储地址,将第一存储地址、当前包数据作为新的包数据存储到数据缓存区;接收方记录新的包数据在数据缓存区中的第二存储地址,将第二存储地址添加到对应于包类型ID的地址缓存区。通过本发明,可以为多种类型的数据包仅分配一个独立的存储空间就能完成多种类型的数据包的存储,从而避免了随机读取内存(RAM)资源的浪费,方便对需要丢弃的数据包进行处理。
- 数据存储方法装置
- [发明专利]数据读写控制方法和装置-CN202010622963.0在审
-
杜翼;徐胜松;常嘉航;许笑天
-
北京经纬恒润科技有限公司
-
2020-06-30
-
2020-10-20
-
G06F11/10
- 本发明实施例提供数据读写控制方法和装置。在本发明实施例中,引入了校验信息,将包括数据信息和校验信息的数据包存储于m个存储地址中互相备份。在读取时,会对相互关联互为备份的m个数据包均进行校验操作和有效标志位设置操作。对于每一数据包,若校验操作通过,将其有效标志位设置为第一取值,否则,将其有效标志位设置为第二取值。若存在有效标志位为第一取值且数据信息一致的数据包,表明有可靠的数据包,可使用可靠的数据包中的数据对不可靠数据包(异常数据包)中的数据进行恢复。而若仅存在一个有效标志位为第一取值的数据包,则使用该数据包对其他相关联的数据包所对应的存储地址进行数据恢复。
- 数据读写控制方法装置
- [发明专利]一种数据包缓存方法及系统-CN201811109699.X有效
-
凌捷;许贵泉;陈家辉;谢锐
-
广东工业大学
-
2018-09-21
-
2022-02-15
-
H04L49/201
- 本发明公开了一种数据包缓存方法及系统,包括仲裁节点向其所在区域内的所有与其对应的参与节点广播待存储数据包的信息,仲裁节点为区域内包括待存储数据包的任意一个节点;获取所有参与节点返回的响应结果,并根据响应结果判断其自身是否满足仲裁条件;若是,在所有参与节点中确定目标存储节点,将待存储数据包发送至目标存储节点,以便目标存储节点存储待存储数据包。本发明中,包括待存储数据包的节点均可以作为仲裁节点,且通过满足仲裁条件的仲裁节点对待存储数据包的缓存进行控制,不需设置核心节点,增强区域内网络的稳定性和安全性、降低网络响应时间的同时,有效地提高了网络缓存命中率
- 一种数据包缓存方法系统
- [发明专利]数据包解码系统及方法-CN201510906840.9有效
-
沈松剑;杨杰林
-
豪威科技(上海)有限公司
-
2015-12-09
-
2018-12-11
-
H04L1/00
- 本发明提供了一种数据包解码系统及方法,其中,所述数据包解码系统用于对数据包进行解码,包括:管道解码模块、第一存储模块和第二存储模块;所述管道解码模块同时将多输入通道数据包分离成控制信号包和数据信号包,并将所述控制信号包存储在所述第一存储模块上,所述数据信号包存储在所述第二存储模块上。将数据包中的控制信号包和数据信号包分离出来,分别存储,即将所述控制信号包存储在所述第一存储模块上,所述数据信号包存储在所述第二存储模块上,然后再分别发送,提高了数据解码的速度。当所述管道解码模块的工作时钟大于等于145.75MHz时,即可使得中低端FPGA芯片上的数据传输速率达到5830Mbps。
- 数据包解码系统方法
|