专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果1968389个,建议您升级VIP下载更多相关专利
  • [发明专利]同步通信方法、电子设备及存储介质-CN202080094515.6在审
  • 蒲川 - 深圳市汇顶科技股份有限公司
  • 2020-09-15 - 2022-08-30 - H04W4/80
  • 本申请实施例涉及无线通信,公开了一种同步通信方法、电子设备及存储介质。同步通信方法包括:在同步消息广播完成后的第一偏移时间内,通过广播同步消息的第一信道接收从设备端发送的资源请求(101);响应于资源请求,为从设备端分配用于与主设备端交互的通信资源;通信资源包括第二偏移时间(102);通过第一信道向从设备端发送通信资源(103);其中,第一偏移时间、第二偏移时间均在相邻两次同步消息中前一次同步消息广播完成到后一次同步消息广播开始之间的时间间隔内。本申请实施例同步通信方法能够在现有的无连接同步通信的基础上实现主设备端与从设备端的双向通信。
  • 同步通信方法电子设备存储介质
  • [发明专利]用于星载时间触发网络时间同步同步客户端-CN202310279351.X在审
  • 朱浩文;关宁;赵梦;张瑞珏;罗鹏 - 上海航天测控通信研究所
  • 2023-03-21 - 2023-07-14 - H04J3/06
  • 本发明公开了一种用于星载时间触发网络时间同步同步客户端,包括:时间同步客户端IP核,集成于可编程逻辑器件中;时间同步客户端IP核包括顶层模块和多个子功能模块,顶层模块与多个子功能模块通信连接,顶层模块包括PSYNC模块,完成IP核与外部信号的接口连接以及IP核内部各子功能模块的信号互连处理,通过调用各子功能模块完成同步客户端的同步;子功能模块包括:FIFO模块、RECV模块、PERM模块、CTRL模块、REG模块,本发明通用架构的设置便于星载实时网络同步客户端功能的实现,实现星载时间触发网络的周期同步性,并具备了同步结团检测、异步结团检测和相关结团检测功能,工程效果好、调试方便,能有效降低设计成本。
  • 用于时间触发网络同步客户端
  • [发明专利]一种存储双控制器间缓存同步机制-CN201510375634.X有效
  • 李丽;吴登勇;刘维霞 - 山东超越数控电子有限公司
  • 2015-07-01 - 2018-01-02 - G06F3/06
  • 本发明公开了一种存储双控制器间缓存同步机制,属于存储双控制器的技术领域,本发明解决传统缓存同步实现中额外增加从控制器缓存同步的开销,影响控制器处理效率的问题。技术方案为存储双控制器间采用万兆网络连接,由心跳进程和缓存同步进程完成相互间的通讯,具体使用内核层的socket完成;缓存同步功能的实现分为缓存同步进程及心跳进程的实现;缓存同步进程分为主从工作模式,在主工作模式下通过读写请求及读写异常触发缓存同步进程的发起,在从工作模式下,结合心跳进程进行故障检测进而转至故障接管线程的处理;缓存同步通讯协议数据包包括命令类型、逻辑磁盘地址、物理设备号、数据大小、数据及读写返回值。
  • 一种存储控制器缓存同步机制
  • [发明专利]一种同步信号的生成方法、解析方法和装置-CN201710203472.0有效
  • 林旭;王鑫;曹晏波 - 大唐联诚信息系统技术有限公司
  • 2017-03-30 - 2020-06-16 - H04L27/26
  • 本发明提出一种同步信号的生成方法、解析方法和装置。一种同步信号的生成方法,包括:获取设定数量的编码脉冲序列;其中,所述设定数量的编码脉冲序列的扫频率各不相同,并且所述设定数量的编码脉冲序列的数量,不少于3个;对所述设定数量的编码脉冲序列进行加和处理,得到同步信号应用本发明技术方案生成的同步信号,包括多个频率的编码脉冲序列,利于信号接收端对接收信号进行扫频干扰删除后,能够剩余足够数量的编码脉冲序列用于完成定时同步。将本发明提出的同步信号生成方法应用于存在扫频干扰的通信系统的定时同步,可以使其定时同步具有更强的鲁棒性,利于信号接收端成功完成定时同步
  • 一种同步信号生成方法解析装置
  • [发明专利]时钟同步方法及装置-CN201710349109.X有效
  • 张彧;宋志群;蔡培翔;梁辰;吴体龙 - 清华大学;中国电子科技集团公司第五十四研究所
  • 2017-05-17 - 2020-01-21 - H04W56/00
  • 本发明提出一种时钟同步方法及装置,其中,该方法包括:为网络中的每个节点分配节点号,并根据每个节点的节点号确定网络中的时钟参考节点;根据时钟参考节点的时隙号信息对网络中其余节点进行时隙号纠正,以完成网络中节点的时隙的同步;根据往返延时校正机制和时钟参考节点的时钟计数器信息对网络中其余节点进行时钟同步,以完成网络中节点的时钟的同步;获取预先为节点设置的定时校正时间,并根据定时校正时间周期性对节点的时钟计数器进行校正。该方法减少了传播延时和处理延时带来的同步误差,纠正节点内部时钟频率的差异,减少了网络时钟同步的开销,使得网络能够快速达到同步状态,提高了的时钟同步精度并维持较为稳定的同步状态。
  • 时钟同步方法装置
  • [发明专利]一种区块链数据同步的方法和装置-CN201710191183.3有效
  • 李立中 - 丽水北斗区块链科技有限责任公司
  • 2017-03-28 - 2020-08-04 - H04L29/08
  • 本发明涉及一种区块链数据同步的方法和装置。所述方法包括:根据获取的区块链数据确定相应的新增数据的大小;判断新增数据的大小是否达到进行数据同步的预设值;如果新增数据的大小达到进行数据同步的预设值,随机选取哈希算法对区块链数据进行运算,获得相应的哈希校验结果;将区块链数据的哈希校验结果发送至区块链网络内的其余终端,使得其余终端基于该哈希校验结果进行数据同步。本发明通过在进行数据同步的过程中,先同步区块链数据对应的哈希校验结果,优选完成业务交互,在完成交易后,网络空闲时,再同步大量新增数据,使得在数据量较大时,能够提高同步效率,同时,由于缩短了数据同步过程中用户等待的时间
  • 一种区块数据同步方法装置
  • [发明专利]一种基于相位自同步技术的多路时钟调节方法-CN201611203361.1有效
  • 赵辉;刘洁;刘军峰;马伟;龚科 - 西安空间无线电技术研究所
  • 2016-12-23 - 2021-03-26 - G06F30/30
  • 一种基于相位自同步技术的多路时钟调节方法,包括如下步骤:采用VCXO提供系统工作时钟源,通过滤波、时钟电路内部分频、锁相、同步等功能模块后,输出系统所需的多通道同步时钟,该多路时钟信号可以根据系统需求采用单端、差分信号形式传输,最终提供给ADC1至ADCn进行高速数据采集,多通道ADC完成数据采集后将采集数据传输至处理器,同步检测模块对所采集的所有通道数据进行同步误差分析,将分析结果通过同步反馈机制传递给时钟源电路进行时钟相位调节,完成时钟相位调整,保证数据采集的同步性。本发明不依赖专用同步测试设备、调节精度高、可降低系统同步设计难度、易于工程应用等优点。
  • 一种基于相位同步技术时钟调节方法
  • [发明专利]一种灵活子载波调制系统的解调方法及装置-CN200810227757.9有效
  • 宋健;董雪;符剑;张彧;王劲涛 - 清华大学
  • 2008-12-02 - 2009-05-13 - H04L27/26
  • 本发明涉及一种灵活子载波调制系统的解调方法,步骤如下:对接收端得到的数字基带信号,利用二维短时滑动自相关的方法,完成联合的粗帧同步、定时频率同步以及前载波频率同步,得到粗略帧同步位置以及经过初步同步的信号;进行联合的细帧同步、后载波频率同步,以及定时相位偏差补偿,得到经过同步参数校正后的信号;进行帧模式识别,得到信号帧结构信息;进行初始信道估计,得到初始信道估计结果;对每个数据帧,进行数据指导信道估计,利用本发明的解调方法和解调装置,可对接收端得到的数字基带信号进行有效解调,完成解调过程中需要的同步和信道估计任务,获得较好的解调数据和信道估计结果。
  • 一种灵活载波调制系统解调方法装置
  • [发明专利]时钟同步的方法、系统、计算机设备和存储介质-CN201910413972.6有效
  • 黄廉真 - 固高科技(深圳)有限公司
  • 2019-05-17 - 2020-12-04 - H04J3/06
  • 本申请涉及一种时钟同步的方法、系统、计算机设备和存储介质。通过相邻连接的网络节点发起的端口初始化,从而确定相邻网络节点之间的传输延迟和相对时钟偏差,进而使得同步过程可在数据链路层完成,从而任意网络节点均可发起同步报文,相邻的接收网络节点则根据同步报文以及传输延迟和相对时钟偏差完成本地时钟的同步,并在考虑数据转发延迟的情况下向下一网络节点转发并修改报文,进而使得报文一路传输下去,以实现对于多个网络节点互连的系统的同步,且通过在数据链路层进行同步,克服了数据在物理媒体上传输容易受到不可靠因素的影响而出现同步产生较大误差的问题,提高了同步的精度。
  • 时钟同步方法系统计算机设备存储介质
  • [发明专利]一种换挡控制方法及装置-CN201910472441.4有效
  • 章宏文;李建辉;王昫;布涛涛;刘强;曹兴顺;刘新强 - 长城汽车股份有限公司
  • 2019-05-31 - 2022-09-13 - F16H61/02
  • 本发明提供了一种换挡控制方法及装置,所述方法包括:获取目标挡位,目标挡位为用户将要切换的下一挡位;根据目标挡位,控制MCU切换到速度控制模式;在速度控制模式中,确定驱动电机的调速时间;基于调速时间和预设换挡距离,确定同步器的换挡移动速度;按照换挡移动速度,触发同步器在调速时间内向目标同步点移动,其中,目标同步点为目标挡位对应的啮合位置;当同步器到达目标同步点且驱动电机调速完成时,驱动同步器执行进挡动作以切换至目标挡位。本发明中的换挡控制方法中会计算驱动电机调速至目标转速的调速时间,然后根据此时间计算同步器移动的速度,从而实现调速与同步器移动同时完成,可以提升换挡的准确性和平稳性。
  • 一种换挡控制方法装置
  • [发明专利]车载ECU时间同步方法、装置、车载ECU及存储介质-CN202210850010.9有效
  • 李飞;何天翼;李志雄 - 深圳市徐港电子有限公司
  • 2022-07-20 - 2022-12-20 - H04J3/06
  • 本发明实施例公开了车载ECU时间同步方法、装置、车载ECU及存储介质,包括主单元和至少一个从单元,主单元和每个所述从单元之间通过通讯接口和一个IO接口连接。该方法包括:主单元记录当前本地时间作为同步时间,并通过连接的IO接口向从单元发送同步开始信号,同时将同步时间通过所述通讯接口发送给所述从单元,然后通过IO接口向从单元发送同步完成信号;从单元在接收到所述主单元发送的同步开始信号时,记录当时的本地时间为第一校正时间,并在接收到同步时间时,记录当时的本地时间为第二校正时间;所述从单元根据同步时间、第一校正时间和第二校正时间校正当前本地时间,完成一次时间同步
  • 车载ecu时间同步方法装置存储介质
  • [发明专利]基于FPGA具有状态监控的多余度同步IP核-CN201310106885.9无效
  • 雷宇;李永光;刘波;周磊;欧阳清;侯朝建 - 成都飞机设计研究所
  • 2013-03-29 - 2013-07-10 - G06F15/163
  • 本发明是一种基于FPGA具有状态监控的多余度同步IP核,属于航空电子技术领域,它是一种基于FPGA实现的具有状态监控功能的多余度硬件同步电路。该IP核实现了由硬件进行同步控制完成各余度间的同步功能,并发出同步工作脉冲信号;同时对每个余度进行状态监控,实时判别故障余度;最终,成功的将通道异步度控制在ns(毫微秒)级别。该IP核包括时钟模块、通道识别模块、同步信号分配模块、信号同步模块。该IP核嵌入至每个余度的CPU板中,通过主板总线连接,自动判别本余度CPU板所在的通道,同时给出CPU板的通道编号,并根据通道编号进行内部电路配置,完成各余度CPU板的同步判别,发出同步触发工作信号和状态监控信号
  • 基于fpga具有状态监控多余同步ip
  • [发明专利]一种无线传感网络的硬件同步方法及同步系统-CN201210584791.8无效
  • 黄战华;廖可;蔡怀宇;朱猛;李秀明;郭子然 - 天津大学
  • 2012-12-27 - 2013-03-27 - H04W56/00
  • 本发明公开了一种无线传感网络的硬件同步方法。该方法采用跨层设计的软硬件结合方式,从无线通信模块的协议栈底层中提取相关信号作为同步信号,触发硬件电路时钟调节模块锁存或调节时间,再结合软件管理,完成了整个无线传感网络的硬件同步功能。与传统的无线传感网络的软件同步技术相比,该方法无需修改同步协议,方便开发;同时有效避免了上层协议和软件带来的不确定时延,在保持低功耗、低成本的情况下,提高了同步精度。本发明同时公开了一种基于此方法的无线传感网络的硬件同步系统,由XBeePro无线通信模块、CPLD硬件电路时钟模块和MCU软件管理模块配合完成同步功能。系统同步精度可达101μs级,能满足大多数无线分布式测量的要求。
  • 一种无线传感网络硬件同步方法系统

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top