专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果7060574个,建议您升级VIP下载更多相关专利
  • [发明专利]一种背光显示控制芯片及显示装置-CN202011423709.4在审
  • 王正伟 - 康佳集团股份有限公司
  • 2020-12-08 - 2021-03-19 - G09G3/34
  • 本发明提供了一种背光显示控制芯片,用于分别与主控模块及背光灯板连接,包括:依次连接的数据解析模块缓存模块和实时驱动模块;由所述数据解析模块接收一背光数据包,并对所述背光数据包进行解析,得到相应的背光数据存储至所述缓存模块,由所述缓存模块进行分区存储;由所述实时驱动模块从所述缓存模块中获取每个分区中的所述背光数据,并根据所述背光数据生成直接驱动背光灯板进行分区显示的分区驱动信号。本发明通过数据解析模块接收背光数据包,再由缓存模块分区缓存,最后通过实时驱动模块直接驱动背光灯板进行分区显示,实现了直接分区背光控制,不需要额外的分发装置。
  • 一种背光显示控制芯片显示装置
  • [发明专利]一种基于FPGA内DPRAM的乒乓缓存操作结构-CN201410459309.7有效
  • 刘涛;潘卫军;于志成;张晔;张旭;王妍 - 北京空间机电研究所
  • 2014-09-10 - 2017-05-10 - G06F12/0866
  • 本发明为一种基于FPGA内DPRAM模块的乒乓缓存操作结构,用于接收一帧数据并读一帧完整的数据,实现一帧数据的缓存;包括写操作控制模块、读操作控制模块、DPRAM模块,本发明通过判断DPRAM的写地址最高位,将DPRAM的地址空间分为低地址空间和高地址空间,在一个DPRAM内部完成乒乓缓存操作;在有外部输入的读控制信号的情况下,用写地址最高位做读地址的判断信号;在无外部输入的读控制信号的情况下,自动读缓存数据本发明避免了传统的乒乓缓存操作产生主份备份两个DPRAM模块,产生两组DPRAM模块的写控制逻辑、读控制逻辑,耗用FPGA资源较大的缺点。
  • 一种基于fpgadpram乒乓缓存操作结构
  • [实用新型]时序控制器和液晶显示装置-CN202223550022.4有效
  • 蔡浩 - 昆山龙腾光电股份有限公司
  • 2022-12-29 - 2023-05-16 - G09G3/36
  • 本实用新型实施例公开了一种时序控制器和液晶显示装置,通过背光控制模块结合缓存模块接收到的帧显示数据对接收到的背光控制信号进行处理生成背光驱动信号后,向缓存模块输出处理完成信号,并向背光驱动器输出背光驱动信号缓存模块接收并缓存帧显示数据,并在接收到背光控制模块发送的处理完成信号后,将缓存的帧显示数据输出至源极驱动器,以与背光控制模块输出的背光驱动信号同步,其中,背光控制信号与帧显示数据对应相同帧显示画面。
  • 时序控制器液晶显示装置
  • [发明专利]一种机械硬盘-CN201711244215.8在审
  • 景蔚亮 - 上海新储集成电路有限公司
  • 2017-11-30 - 2018-05-18 - G11B33/12
  • 本发明涉及存储技术领域,尤其涉及一种机械硬盘,其中,包括一混合缓存模块和一磁盘存储阵列;混合缓存模块包括一硅衬底以及位于硅衬底之上的缓存存储阵列,硅衬底中集成有相互连接的一缓存逻辑电路和一磁盘控制器;缓存逻辑电路用于控制缓存存储阵列;磁盘控制器与磁盘存储阵列连接,用于控制磁盘存储阵列;能够充分利用缓存存储阵列下方的硅衬底中的空间,集成度高,性能好。
  • 一种机械硬盘
  • [实用新型]一种视频拼接器-CN200920222349.4无效
  • 孙守军;倪飞 - 中国电子科技集团公司第四十一研究所
  • 2009-09-03 - 2010-07-07 - H04N7/24
  • 所述视频拼接器包括:多组帧缓存FIFO,每组帧缓存FIFO适于与一个提供数字化图像信息及其行场同步控制信号的相应视频信号源相连接以接收数字化图像信息,且每组帧缓存FIFO包括两个帧缓存FIFO,每个帧缓存FIFO包括用于输出经其缓存的数字化图像信息的图像信息输出端口和用于接收控制信号的控制端;以及FPGA数据处理模块,所述FPGA数据处理模块适于与各所述视频信号源相连接而接收所述行场同步控制信号,所述模块进一步与所述各帧缓存FIFO的控制端相连接,其中FPGA数据处理模块设置成:基于行场同步控制信号而控制所述各帧缓存FIFO从相连的相应视频信号源接收数字化图像信息和/或输出其缓存的数字化图像信息。
  • 一种视频拼接
  • [发明专利]内存控制设备、方法、装置以及服务器内存模组-CN202310742179.7在审
  • 陈曦 - 苏州浪潮智能科技有限公司
  • 2023-06-21 - 2023-07-25 - G06F3/06
  • 本申请实施例提供了一种内存控制设备、方法、装置以及服务器内存模组,其中,该内存控制设备包括:控制模块缓存模块,其中,控制模块缓存模块通过双倍速率协议连接,控制模块还用于提供计算快速连接协议的信号接口,缓存模块用于与N个内存单元连接,N为大于1的正整数;控制模块,用于对目标数据信号执行计算快速连接协议与双倍速率协议之间的转换,其中,目标数据信号用于指示执行目标数据的读写,目标数据为目标数据量的脉冲串长度,目标数据量为N个内存单元的数据量总和;缓存模块,用于缓存目标数据,并对N个内存单元执行目标数据的读写。
  • 内存控制设备方法装置以及服务器模组
  • [实用新型]尾气处理及冷凝液收集装置-CN202221332241.2有效
  • 赵君圣 - 派聿克控制工程(上海)有限公司
  • 2022-05-31 - 2022-10-28 - B01D5/00
  • 本实用新型公开了一种尾气处理及冷凝液收集装置,包含:废液缓存模块、真空泵、控制器、废液收集模块、第一冷凝模块、第二冷凝模块;废液缓存模块与真空泵的进气端相连并与控制器电性连接,废液缓存模块与外部的氮气气源相连;废液收集模块与废液缓存模块的输出端相连并与控制器电性连接;第一冷凝模块的输入端与外部的尾气气源相连并且输出端与废液缓存模块相连;第二冷凝模块的输入端与真空泵的排气端相连,第二冷凝模块的第一输出端与废液缓存模块相连,第二冷凝模块的第二输出端与外部的尾气处理系统相连。
  • 尾气处理冷凝收集装置
  • [发明专利]一种存储器-CN201811531359.6在审
  • 刘凯 - 北京兆易创新科技股份有限公司;合肥格易集成电路有限公司
  • 2018-12-14 - 2020-06-23 - G06F3/06
  • 本发明实施例公开了一种存储器,存储器与主机电连接,该存储器包括:存储模块,存储模块包括多个数据块,数据块中存储有数据;控制模块控制模块包括缓存单元,控制模块用于根据接收的当前读命令将缓存单元中与当前读命令对应的数据传输至主机,同时将与当前读命令相邻的下一待读命令对应的数据块的数据传输至缓存单元。本发明实施例提供的存储器,控制模块缓存单元中缓存的与当前读命令对应的数据传输至主机的阶段,同时复用为控制模块从存储模块中读取下一待读命令对应数据的阶段,无需等待从存储模块中读取下一读命令对应的数据,实现了预读功能并提高了读操作性能
  • 一种存储器
  • [发明专利]超导量子计算控制器及具有其的集群电路-CN202210485861.8有效
  • 顾中建;张子墨;于海 - 顾中建
  • 2022-05-06 - 2023-06-20 - G06N10/40
  • 本申请涉及一种超导量子计算控制器及具有其的集群电路,包括:控制模块、一级网络交换机、数据缓存模块、CPU子系统模块和数模转换模块。一级网络交换机与控制模块电连接,一级网络交换机适用于连接上位机对控制模块进行读写。数据缓存模块控制模块电连接,数据缓存模块适用于存储控制波形数据。CPU子系统模块控制模块电连接。数模转换模块的输入端与控制单元电连接,数模转换模块的输出端与超导量子芯片电连接,数模转换模块适用于将数据缓存模块中的数字信号转换为控制超导量子芯片的模拟信号。通过设置配置有控制波形生成程序的CPU子系统模块,相当于提供了一套与传统使用模式下相同的用户主控计算机,减少了控制数据的准备时间。
  • 超导量子计算控制器具有集群电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top